Verifikace integrovaného obvodu s procesorem ARM Cortex M0/M0+

but.committeedoc. Ing. Jiří Háze, Ph.D. (předseda) doc. Ing. Alexandr Knápek, Ph.D. (místopředseda) prof. Ing. et Ing. Fabian Khateb, Ph.D. et Ph.D. (člen) Ing. Imrich Gablech, Ph.D. (člen) Ing. Josef Máca, Ph.D. (člen) Ing. Vojtěch Dvořák, Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi s cíli a řešením závěrečné vysokoškolské práce a zodpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise: Je program v jazyce C přiložen k práci? Student odpověděl, že není. Proč jste vytvářel RTL, nestačilo by to jako model na sběrnici? Student odpověděl, aby to firma mohla použít na jiný návrh a SPI rozhraní je složitý. Vytvářel jste k aj BFM, které by bylo schopný generovat průběhy, případně další komponenty? Student odpověděl, že ano.cs
but.jazykčeština (Czech)
but.programMikroelektronika a technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorFujcik, Lukášcs
dc.contributor.authorGumenyuk, Artemcs
dc.contributor.refereeDvořák, Vojtěchcs
dc.date.created2023cs
dc.description.abstractPráce se zabývá teorií činnosti procesoru ARM Cortex-M0/M0+ a analyzuje možnosti návrhu verifikačních komponent. Popisuje návrh a realizaci verifikačních komponent pro monitorování správné činnosti systému s procesorem ARM-CortexM0/M0+ a zobrazení důležitých údajů po celou dobu běhu simulace. Potom demonstruje výstupy komponent na sestaveném referenčním návrhu.cs
dc.description.abstractThe work deals with the theory of operation of the ARM Cortex-M0/M0+ processor and analyzes the design possibilities of verification components. It describes the design and implementation of verification components for monitoring the correct operation of the system with an ARM-CortexM0/M0+ processor and displaying important data throughout the simulation run. It then demonstrates component outputs on an assembled reference design.en
dc.description.markBcs
dc.identifier.citationGUMENYUK, A. Verifikace integrovaného obvodu s procesorem ARM Cortex M0/M0+ [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2023.cs
dc.identifier.other152261cs
dc.identifier.urihttp://hdl.handle.net/11012/211000
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectVerifikační komponentycs
dc.subjectARMcs
dc.subjectCortex-M0cs
dc.subjectCortex-M0+cs
dc.subjectAHB-Litecs
dc.subjectpřerušenícs
dc.subjectverifikacecs
dc.subjectprocesor.cs
dc.subjectVerification componentsen
dc.subjectARMen
dc.subjectCortex-M0en
dc.subjectCortex-M0+en
dc.subjectAHB-Liteen
dc.subjectinterruptsen
dc.subjectverificationen
dc.subjectprocessor.en
dc.titleVerifikace integrovaného obvodu s procesorem ARM Cortex M0/M0+cs
dc.title.alternativeVerification of SoC with ARM Cortex M0/M0+ processoren
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2023-06-14cs
dcterms.modified2023-06-15-08:38:10cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid152261en
sync.item.dbtypeZPen
sync.item.insts2025.03.17 17:15:15en
sync.item.modts2025.01.15 22:08:44en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.74 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
1.39 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_152261.html
Size:
7.19 KB
Format:
Hypertext Markup Language
Description:
file review_152261.html
Collections