Verifikace integrovaného obvodu s procesorem ARM Cortex M0/M0+
Loading...
Date
Authors
Gumenyuk, Artem
ORCID
Advisor
Referee
Mark
B
Journal Title
Journal ISSN
Volume Title
Publisher
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
Abstract
Práce se zabývá teorií činnosti procesoru ARM Cortex-M0/M0+ a analyzuje možnosti návrhu verifikačních komponent. Popisuje návrh a realizaci verifikačních komponent pro monitorování správné činnosti systému s procesorem ARM-CortexM0/M0+ a zobrazení důležitých údajů po celou dobu běhu simulace. Potom demonstruje výstupy komponent na sestaveném referenčním návrhu.
The work deals with the theory of operation of the ARM Cortex-M0/M0+ processor and analyzes the design possibilities of verification components. It describes the design and implementation of verification components for monitoring the correct operation of the system with an ARM-CortexM0/M0+ processor and displaying important data throughout the simulation run. It then demonstrates component outputs on an assembled reference design.
The work deals with the theory of operation of the ARM Cortex-M0/M0+ processor and analyzes the design possibilities of verification components. It describes the design and implementation of verification components for monitoring the correct operation of the system with an ARM-CortexM0/M0+ processor and displaying important data throughout the simulation run. It then demonstrates component outputs on an assembled reference design.
Description
Citation
GUMENYUK, A. Verifikace integrovaného obvodu s procesorem ARM Cortex M0/M0+ [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2023.
Document type
Document version
Date of access to the full text
Language of document
cs
Study field
bez specializace
Comittee
doc. Ing. Jiří Háze, Ph.D. (předseda)
doc. Ing. Alexandr Knápek, Ph.D. (místopředseda)
prof. Ing. et Ing. Fabian Khateb, Ph.D. et Ph.D. (člen)
Ing. Imrich Gablech, Ph.D. (člen)
Ing. Josef Máca, Ph.D. (člen)
Ing. Vojtěch Dvořák, Ph.D. (člen)
Date of acceptance
2023-06-14
Defence
Student seznámil státní zkušební komisi s cíli a řešením závěrečné vysokoškolské práce a zodpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise: Je program v jazyce C přiložen k práci? Student odpověděl, že není. Proč jste vytvářel RTL, nestačilo by to jako model na sběrnici? Student odpověděl, aby to firma mohla použít na jiný návrh a SPI rozhraní je složitý. Vytvářel jste k aj BFM, které by bylo schopný generovat průběhy, případně další komponenty? Student odpověděl, že ano.
Result of defence
práce byla úspěšně obhájena
Document licence
Standardní licenční smlouva - přístup k plnému textu bez omezení