Komunikace uvnitř hardwarově akcelerovaného obvodu
but.committee | prof. Ing. Jan Hajný, Ph.D. (předseda) JUDr. Pavel Loutocký, BA (Hons), Ph.D. (místopředseda) Ing. Pavel Mašek, Ph.D. (člen) Ing. Ondřej Rášo, Ph.D. (člen) Ing. Tomáš Mácha, Ph.D. (člen) Ing. Tomáš Gerlich (člen) | cs |
but.defence | Student prezentoval výsledky své práce a komise byla seznámena s posudky. Otázky 1)V zadání práce je zmíněn obvod Zynq-7000. Proč nakonec používáte vývojovou desku s obvodem Artix-7? 2)Proč jste se nakonec rozhodl pro vytvoření "bare metal" aplikace na softwarové straně a nikoliv pro využití OS Linux, jak máte uvedeno v zadání práce? 3)Je knihovna algoritmu AES převzata nebo vaším přínosem ? 4)Kolik procent implementace algoritmu AES je vaším skutečným přínosem? 5)Z jakého důvodu je praktická část velice stručná? Komise se shodla na hodnocení navrženém vedoucím i oponentem a udělili studentovi známku F, a to zejména z důvodu chybějících odkazů na některé zdroje zdrojových kódů použitých v práci a nepřesvědčivého prokázání funkčnosti výsledku práce. Dále nebylo možné zhodnotit skutečný přínos studenta a ani student nebyl schopen na položené související dotazy odpovědět (např. otázka č. 4). | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační bezpečnost | cs |
but.result | práce nebyla úspěšně obhájena | cs |
dc.contributor.advisor | Smékal, David | cs |
dc.contributor.author | Rosa, Michal | cs |
dc.contributor.referee | Jedlička, Petr | cs |
dc.date.created | 2023 | cs |
dc.description.abstract | Programovateľné hradlové polia (FPGA) sú polovodičové zariadenia, ktoré sú založené na matici konfigurovateľných logických blokov (CLB) prepojených programovateľnými prepojeniami. FPGA sa dajú po výrobe preprogramovať na požadované aplikácie podľa funkčných požiadaviek. Táto vlastnosť odlišuje FPGA od aplikačne špecifických integrovaných obvodov (ASIC), ktoré sa vyrábajú na zákazku pre špecifické konštrukčné úlohy. Hoci sú k dispozícii jednorazovo programovateľné (OTP) FPGA, prevládajú typy založené na pamäti SRAM, ktoré možno preprogramovať podľa vývoja návrhu. | cs |
dc.description.abstract | Field Programmable Gate Arrays (FPGAs) are semiconductor devices that are based around a matrix of configurable logic blocks (CLBs) connected via programmable interconnects. FPGAs can be reprogrammed to desired application or functionality requirements after manufacturing. This feature distinguishes FPGAs from Application Specific Integrated Circuits (ASICs), which are custom manufactured for specific design tasks. Although one-time programmable (OTP) FPGAs are available, the dominant types are SRAM based which can be reprogrammed as the design evolves. | en |
dc.description.mark | D | cs |
dc.identifier.citation | ROSA, M. Komunikace uvnitř hardwarově akcelerovaného obvodu [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2023. | cs |
dc.identifier.other | 147386 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/214025 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | FPGA | cs |
dc.subject | VHDL | cs |
dc.subject | Nexys A7-100T | cs |
dc.subject | Kryptografia | cs |
dc.subject | AES | cs |
dc.subject | IP blok | cs |
dc.subject | Xilinx | cs |
dc.subject | FPGA | en |
dc.subject | VHDL | en |
dc.subject | Nexys A7-100T | en |
dc.subject | Cryptograhy | en |
dc.subject | AES | en |
dc.subject | IP block | en |
dc.subject | Xilinx | en |
dc.title | Komunikace uvnitř hardwarově akcelerovaného obvodu | cs |
dc.title.alternative | Communication in a hardware accelerated circuit | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2023-06-13 | cs |
dcterms.modified | 2024-05-17-12:51:02 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 147386 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.18 17:39:46 | en |
sync.item.modts | 2025.01.17 10:33:58 | en |
thesis.discipline | bez specializace | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav telekomunikací | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 3.07 MB
- Format:
- Adobe Portable Document Format
- Description:
- file final-thesis.pdf
Loading...
- Name:
- appendix-1.zip
- Size:
- 1.02 MB
- Format:
- Unknown data format
- Description:
- file appendix-1.zip
Loading...
- Name:
- review_147386.html
- Size:
- 8.01 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_147386.html