Komunikace uvnitř hardwarově akcelerovaného obvodu

but.committeeprof. Ing. Jan Hajný, Ph.D. (předseda) JUDr. Pavel Loutocký, BA (Hons), Ph.D. (místopředseda) Ing. Pavel Mašek, Ph.D. (člen) Ing. Ondřej Rášo, Ph.D. (člen) Ing. Tomáš Mácha, Ph.D. (člen) Ing. Tomáš Gerlich (člen)cs
but.defenceStudent prezentoval výsledky své práce a komise byla seznámena s posudky. Otázky 1)V zadání práce je zmíněn obvod Zynq-7000. Proč nakonec používáte vývojovou desku s obvodem Artix-7? 2)Proč jste se nakonec rozhodl pro vytvoření "bare metal" aplikace na softwarové straně a nikoliv pro využití OS Linux, jak máte uvedeno v zadání práce? 3)Je knihovna algoritmu AES převzata nebo vaším přínosem ? 4)Kolik procent implementace algoritmu AES je vaším skutečným přínosem? 5)Z jakého důvodu je praktická část velice stručná? Komise se shodla na hodnocení navrženém vedoucím i oponentem a udělili studentovi známku F, a to zejména z důvodu chybějících odkazů na některé zdroje zdrojových kódů použitých v práci a nepřesvědčivého prokázání funkčnosti výsledku práce. Dále nebylo možné zhodnotit skutečný přínos studenta a ani student nebyl schopen na položené související dotazy odpovědět (např. otázka č. 4).cs
but.jazykčeština (Czech)
but.programInformační bezpečnostcs
but.resultpráce nebyla úspěšně obhájenacs
dc.contributor.advisorSmékal, Davidcs
dc.contributor.authorRosa, Michalcs
dc.contributor.refereeJedlička, Petrcs
dc.date.created2023cs
dc.description.abstractProgramovateľné hradlové polia (FPGA) sú polovodičové zariadenia, ktoré sú založené na matici konfigurovateľných logických blokov (CLB) prepojených programovateľnými prepojeniami. FPGA sa dajú po výrobe preprogramovať na požadované aplikácie podľa funkčných požiadaviek. Táto vlastnosť odlišuje FPGA od aplikačne špecifických integrovaných obvodov (ASIC), ktoré sa vyrábajú na zákazku pre špecifické konštrukčné úlohy. Hoci sú k dispozícii jednorazovo programovateľné (OTP) FPGA, prevládajú typy založené na pamäti SRAM, ktoré možno preprogramovať podľa vývoja návrhu.cs
dc.description.abstractField Programmable Gate Arrays (FPGAs) are semiconductor devices that are based around a matrix of configurable logic blocks (CLBs) connected via programmable interconnects. FPGAs can be reprogrammed to desired application or functionality requirements after manufacturing. This feature distinguishes FPGAs from Application Specific Integrated Circuits (ASICs), which are custom manufactured for specific design tasks. Although one-time programmable (OTP) FPGAs are available, the dominant types are SRAM based which can be reprogrammed as the design evolves.en
dc.description.markDcs
dc.identifier.citationROSA, M. Komunikace uvnitř hardwarově akcelerovaného obvodu [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2023.cs
dc.identifier.other147386cs
dc.identifier.urihttp://hdl.handle.net/11012/214025
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectVHDLcs
dc.subjectNexys A7-100Tcs
dc.subjectKryptografiacs
dc.subjectAEScs
dc.subjectIP blokcs
dc.subjectXilinxcs
dc.subjectFPGAen
dc.subjectVHDLen
dc.subjectNexys A7-100Ten
dc.subjectCryptograhyen
dc.subjectAESen
dc.subjectIP blocken
dc.subjectXilinxen
dc.titleKomunikace uvnitř hardwarově akcelerovaného obvoducs
dc.title.alternativeCommunication in a hardware accelerated circuiten
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2023-06-13cs
dcterms.modified2024-05-17-12:51:02cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid147386en
sync.item.dbtypeZPen
sync.item.insts2025.03.18 17:39:46en
sync.item.modts2025.01.17 10:33:58en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav telekomunikacícs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
3.07 MB
Format:
Adobe Portable Document Format
Description:
file final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
1.02 MB
Format:
Unknown data format
Description:
file appendix-1.zip
Loading...
Thumbnail Image
Name:
review_147386.html
Size:
8.01 KB
Format:
Hypertext Markup Language
Description:
file review_147386.html
Collections