Návrh vybrané části standardu IEEE 802.1Q
but.committee | prof. Ing. Jaroslav Koton, Ph.D. (předseda) prof. Ing. Radimír Vrba, CSc. (místopředseda) doc. Ing. Radovan Novotný, Ph.D. (člen) doc. Ing. Jaroslav Kadlec, Ph.D. (člen) Ing. Zoltán Szabó, Ph.D. (člen) | cs |
but.defence | Student seznámil státní zkušební komisi s řešením své diplomové práce a zodpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise: Jaký je Váš podíl na vytvoření verifikačních modelů použitých v práci? Analyzovali jste pokrytí kódu (code coverage) v průběhu simulací? Je reálné, že zařízení (FPGA) bude pracovat při teplotě 0 °C, pro kterou byla provedena časová analýza návrhu? Máte nějak podložený Vaše tvrzení, že by mělo FPGA fungovat i při 0°C? Student si nezjistil faktické informace ohledně teplotní problematiky. Co je to latence? V jaké jednotce se uvádí latence? Student ji uvádí v bytech což již naznačuje, že neměří latenci. Měření bylo nejasné. Nejedná se o standartní přístup. Byl kód testován na reálném hardwaru? Nebyl. Není možné potvrdit funkčnost celého řešení. Zadání práce je z firmy TTTech? Ano Byl výsledek práce již využit? Nebyl. | cs |
but.jazyk | slovenština (Slovak) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce nebyla úspěšně obhájena | cs |
dc.contributor.advisor | Fujcik, Lukáš | sk |
dc.contributor.author | Kliment, Filip | sk |
dc.contributor.referee | Pristach, Marián | sk |
dc.date.created | 2018 | cs |
dc.description.abstract | Táto práca sa zaoberá sieťovými podštandardmi z kategórie TSN (IEEE 802.1Q), ktoré riešia prioritizáciu sieťovej prevádzku v TSN sieťach. Medzi tieto podštandardy patria 802.1QBV a 802.1QBU, ktoré boli detailnejšie popísané a porovnané z hľadiska priepustnosti a latencie. Podštandard 802.1QBU bol zvolený pre návrh implementácie do obvodu FPGA. Dizajn bol popísaný v jazyku VHDL. Navrhnutý dizajn bol overený simuláciami, s využitím samočinných testov. V práci sú zahrnuté aj výsledky syntézy a časovej analýzy. | sk |
dc.description.abstract | This thesis deals with network substandards from the TSN group (IEEE 802.1Q), which deal with prioritization of network traffic in TSN networks. These sub-standards include 802.1QBV and 802.1QBU, which have been described in more detail and compared in terms of network permeability and latency. Substandard 802.1QBU was chosen for the design implementation in FPGA. The design was described in VHDL. The designed design was verified by simulations, using self-tests. The work includes synthesis and time analysis. | en |
dc.description.mark | C | cs |
dc.identifier.citation | KLIMENT, F. Návrh vybrané části standardu IEEE 802.1Q [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2018. | cs |
dc.identifier.other | 111781 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/80788 | |
dc.language.iso | sk | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Ethernet | sk |
dc.subject | TSN | sk |
dc.subject | IEEE | sk |
dc.subject | OSI | sk |
dc.subject | MAC | sk |
dc.subject | Frame preemption | sk |
dc.subject | Data Link Layer | sk |
dc.subject | FPGA | sk |
dc.subject | VHDL | sk |
dc.subject | Ethernet | en |
dc.subject | TSN | en |
dc.subject | IEEE | en |
dc.subject | OSI | en |
dc.subject | MAC | en |
dc.subject | Frame preemption | en |
dc.subject | Data Link Layer | en |
dc.subject | FPGA | en |
dc.subject | VHDL | en |
dc.title | Návrh vybrané části standardu IEEE 802.1Q | sk |
dc.title.alternative | Design of selected IEEE 802.1Q standard parts | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2018-06-05 | cs |
dcterms.modified | 2018-08-30-13:18:03 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 111781 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:31:33 | en |
sync.item.modts | 2025.01.15 20:19:35 | en |
thesis.discipline | Mikroelektronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 1.04 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- appendix-1.7z
- Size:
- 7.68 KB
- Format:
- Unknown data format
- Description:
- appendix-1.7z
Loading...
- Name:
- review_111781.html
- Size:
- 6.59 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_111781.html