Rekonstrukce simulátoru I/O pro PLC
but.committee | Prof. Ing. Roman Prokop, CSc. (předseda) doc. Ing. Petr Beneš, Ph.D. (místopředseda) Ing. František Burian, Ph.D. (člen) Ing. Martin Čala, Ph.D. (člen) Ing. Radek Štohl, Ph.D. (člen) Ing. Libor Veselý, Ph.D. (člen) | cs |
but.defence | Student obhájil bakalářskou práci s výhradami. V rámci obhajoby dokázal přesvědčit komisi o správnosti svých postupů a navrženého řešení. V průběhu odborné rozpravy zodpověděl dotazy oponenta a reagoval na dotazy komise o rozsazích použitých ampérmetrů, rozsahu provedených úprav a využití vzniklého přípravku ve výuce. | cs |
but.jazyk | čeština (Czech) | |
but.program | Automatizační a měřicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Štohl, Radek | cs |
dc.contributor.author | Veselý, Petr | cs |
dc.contributor.referee | Jirgl, Miroslav | cs |
dc.date.created | 2024 | cs |
dc.description.abstract | Tato práce se zabývá rekonstrukcí simulátoru I/O pro PLC. Náplní první kapitoly je seznámení s PLC a popis standardizace diskrétních a analogových signálů. Následně je zde popsán fyzický simulátor, který se nachází v laboratoři. Další část této práce je věnována návrhu úpravy analogových vstupů a výstupů za účelem jejich správné komunikace s moduly. Nadále jsou zde uvedeny úpravy analogových výstupů na simulátoru a taktéž úprava kabelů mezi PLC a simulátorem. V páté kapitole popisuji technologii Add Profile a poté uvádím řešení demonstrační a testovací úlohy. Na závěr popisuji ověření funkčnosti všech simulátorů. | cs |
dc.description.abstract | This thesis deals with the reconstruction of an I/O simulator for PLC. The content of the first chapter is an introduction to the PLC and a description of the standardization of discrete and analog signals. Subsequently, the physical simulator located in the laboratory is described. The next part of this thesis is devoted to the design of the modification of the analog inputs and outputs in order to communicate properly with the modules. Further, the modification of the analog outputs on the simulator and also the modification of the cables between the PLC and the simulator are presented. In the fifth chapter I describe the Add Profile technology and then present the solution of the demonstration and test problem. Finally, I describe the verification of the functionality of all simulators. | en |
dc.description.mark | D | cs |
dc.identifier.citation | VESELÝ, P. Rekonstrukce simulátoru I/O pro PLC [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2024. | cs |
dc.identifier.other | 160047 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/246830 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | PLC | cs |
dc.subject | simulátor | cs |
dc.subject | vstupy a výstupy | cs |
dc.subject | ControlLogix | cs |
dc.subject | CompactLoxix | cs |
dc.subject | analogové I/O | cs |
dc.subject | diskrétní I/O | cs |
dc.subject | Add Profile | cs |
dc.subject | Studio 5000 | cs |
dc.subject | FactoryTalk | cs |
dc.subject | PLC | en |
dc.subject | simulator | en |
dc.subject | inputs and outputs | en |
dc.subject | ControlLogix | en |
dc.subject | CompactLogix | en |
dc.subject | Analog I/O | en |
dc.subject | Discrete I/O | en |
dc.subject | Add Profile | en |
dc.subject | Studio 5000 | en |
dc.subject | FactoryTalk | en |
dc.title | Rekonstrukce simulátoru I/O pro PLC | cs |
dc.title.alternative | Modernization of the I/O simulator for PLC | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2024-06-11 | cs |
dcterms.modified | 2024-08-28-14:40:19 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 160047 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.17 17:20:46 | en |
sync.item.modts | 2025.01.15 17:34:23 | en |
thesis.discipline | bez specializace | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí techniky | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 32.99 MB
- Format:
- Adobe Portable Document Format
- Description:
- file final-thesis.pdf
Loading...
- Name:
- appendix-1.zip
- Size:
- 26.04 MB
- Format:
- Unknown data format
- Description:
- file appendix-1.zip
Loading...
- Name:
- review_160047.html
- Size:
- 7.71 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_160047.html