Rekonstrukce simulátoru I/O pro PLC

but.committeeProf. Ing. Roman Prokop, CSc. (předseda) doc. Ing. Petr Beneš, Ph.D. (místopředseda) Ing. František Burian, Ph.D. (člen) Ing. Martin Čala, Ph.D. (člen) Ing. Radek Štohl, Ph.D. (člen) Ing. Libor Veselý, Ph.D. (člen)cs
but.defenceStudent obhájil bakalářskou práci s výhradami. V rámci obhajoby dokázal přesvědčit komisi o správnosti svých postupů a navrženého řešení. V průběhu odborné rozpravy zodpověděl dotazy oponenta a reagoval na dotazy komise o rozsazích použitých ampérmetrů, rozsahu provedených úprav a využití vzniklého přípravku ve výuce.cs
but.jazykčeština (Czech)
but.programAutomatizační a měřicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorŠtohl, Radekcs
dc.contributor.authorVeselý, Petrcs
dc.contributor.refereeJirgl, Miroslavcs
dc.date.created2024cs
dc.description.abstractTato práce se zabývá rekonstrukcí simulátoru I/O pro PLC. Náplní první kapitoly je seznámení s PLC a popis standardizace diskrétních a analogových signálů. Následně je zde popsán fyzický simulátor, který se nachází v laboratoři. Další část této práce je věnována návrhu úpravy analogových vstupů a výstupů za účelem jejich správné komunikace s moduly. Nadále jsou zde uvedeny úpravy analogových výstupů na simulátoru a taktéž úprava kabelů mezi PLC a simulátorem. V páté kapitole popisuji technologii Add Profile a poté uvádím řešení demonstrační a testovací úlohy. Na závěr popisuji ověření funkčnosti všech simulátorů.cs
dc.description.abstractThis thesis deals with the reconstruction of an I/O simulator for PLC. The content of the first chapter is an introduction to the PLC and a description of the standardization of discrete and analog signals. Subsequently, the physical simulator located in the laboratory is described. The next part of this thesis is devoted to the design of the modification of the analog inputs and outputs in order to communicate properly with the modules. Further, the modification of the analog outputs on the simulator and also the modification of the cables between the PLC and the simulator are presented. In the fifth chapter I describe the Add Profile technology and then present the solution of the demonstration and test problem. Finally, I describe the verification of the functionality of all simulators.en
dc.description.markDcs
dc.identifier.citationVESELÝ, P. Rekonstrukce simulátoru I/O pro PLC [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2024.cs
dc.identifier.other160047cs
dc.identifier.urihttp://hdl.handle.net/11012/246830
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectPLCcs
dc.subjectsimulátorcs
dc.subjectvstupy a výstupycs
dc.subjectControlLogixcs
dc.subjectCompactLoxixcs
dc.subjectanalogové I/Ocs
dc.subjectdiskrétní I/Ocs
dc.subjectAdd Profilecs
dc.subjectStudio 5000cs
dc.subjectFactoryTalkcs
dc.subjectPLCen
dc.subjectsimulatoren
dc.subjectinputs and outputsen
dc.subjectControlLogixen
dc.subjectCompactLogixen
dc.subjectAnalog I/Oen
dc.subjectDiscrete I/Oen
dc.subjectAdd Profileen
dc.subjectStudio 5000en
dc.subjectFactoryTalken
dc.titleRekonstrukce simulátoru I/O pro PLCcs
dc.title.alternativeModernization of the I/O simulator for PLCen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2024-06-11cs
dcterms.modified2024-08-28-14:40:19cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid160047en
sync.item.dbtypeZPen
sync.item.insts2025.03.17 17:20:46en
sync.item.modts2025.01.15 17:34:23en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí technikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
32.99 MB
Format:
Adobe Portable Document Format
Description:
file final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
26.04 MB
Format:
Unknown data format
Description:
file appendix-1.zip
Loading...
Thumbnail Image
Name:
review_160047.html
Size:
7.71 KB
Format:
Hypertext Markup Language
Description:
file review_160047.html
Collections