Simulátor paměťového podsystému
but.committee | doc. Dr. Ing. Petr Hanáček (předseda) doc. Ing. Jaroslav Zendulka, CSc. (místopředseda) doc. Ing. Vladimír Drábek, CSc. (člen) doc. Mgr. Adam Rogalewicz, Ph.D. (člen) doc. Ing. Ondřej Ryšavý, Ph.D. (člen) Ing. William Steingartner, Ph.D. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm dostatečně (E). Otázky u obhajoby: Bylo by možné získat zajímavější výsledek experimentů, než je sada tabulek se statistikami? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Peringer, Petr | cs |
dc.contributor.author | Holášek, Petr | cs |
dc.contributor.referee | Janoušek, Vladimír | cs |
dc.date.accessioned | 2019-05-17T07:16:47Z | |
dc.date.available | 2019-05-17T07:16:47Z | |
dc.date.created | 2014 | cs |
dc.description.abstract | Tato práce popisuje problematiku zpracování paměťových stop, jejich využití v simulaci a vývoj modulárního simulátoru paměťového podsystému založeného na paměťových stopách. Simulátor podporuje také využití pro výukové účely díky vestavěné vizualizaci, pomocí které lze sledovat přístupy na adresy v paměťové hierarchii. | cs |
dc.description.abstract | This theses describes aspects of memory traces processing, its applications in simulation and development of modular memory subsystem simulator based on memory traces. The simulator also supports use for educational purposes thanks to built-in visualization which can be used to track address accesses in memory subsystem hierarchy. | en |
dc.description.mark | E | cs |
dc.identifier.citation | HOLÁŠEK, P. Simulátor paměťového podsystému [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2014. | cs |
dc.identifier.other | 79935 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/53313 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | paměťový podsystém | cs |
dc.subject | paměťová stopa | cs |
dc.subject | simulace | cs |
dc.subject | memory subsystem | en |
dc.subject | memory trace | en |
dc.subject | simulation | en |
dc.title | Simulátor paměťového podsystému | cs |
dc.title.alternative | Memory Subsystem Simulator | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2014-06-20 | cs |
dcterms.modified | 2020-05-10-16:11:46 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 79935 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2021.11.12 22:14:30 | en |
sync.item.modts | 2021.11.12 21:50:57 | en |
thesis.discipline | Bezpečnost informačních technologií | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav inteligentních systémů | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |