Modelování a Verifikace Analogových Obvodů v SystemVerilog

but.committeedoc. Ing. František Zbořil, Ph.D. (předseda) RNDr. Marek Rychlý, Ph.D. (člen) doc. Ing. Zdeněk Vašíček, Ph.D. (člen) doc. Ing. Vítězslav Beran, Ph.D. (člen) Ing. Ivana Burgetová, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm A.cs
but.jazykangličtina (English)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorZachariášová, Marcelaen
dc.contributor.authorShchetiniuk, Kirillen
dc.contributor.refereeŠimek, Václaven
dc.date.created2025cs
dc.description.abstractTato práce se zabývá důležitými problémy verifikace komplexních analogových a digitálních obvodů integrovaných na jednom čipu. Práce zkoumá a hodnotí různé přístupy k behaviorálnímu modelování analogových obvodů v digitálním verifikačním prostředí. Konkrétně porovnává čistě digitální modelovací techniky, jako jsou ty založené na aritmetice s pevnou řádovou čárkou, s modelováním pomocí reálných čísel v SystemVerilogu (SV-RNM). Praktickou případovou studií pro toto hodnocení je modelace nabíječky lithium-iontových baterií s jejími odlišnými digitálními a analogovými subsystémy. Práce posuzuje efektivitu a přínosy přístupu SV-RNM pro verifikaci smíšených obvodů. Také zdůrazňuje jeho potenciál snížení rizika během verifikace a zkrácení verifikační fáze v důsledku možné dřívější integrace přesnějších analogových modelů do smíšených simulací. V práci je použit jazyk SystemVerilog a metodologie Universal Verification Methodology (UVM). Zjištění dokládají životaschopnost obou modelovacích přístupů a zdůrazňují výhody SV-RNM v přesnějším zachycení analogového chování a lepší detekci chyb návrhu.en
dc.description.abstractThis thesis addresses the significant challenges in verifying mixed-signal integrated circuits, which arise from the integration of complex analog and digital circuitry on a single chip. The research investigates and evaluates different approaches to modeling the behavior of analog circuits within a digital verification environment. Specifically, it compares purely digital modeling techniques, such as those based on fixed-point arithmetic, with SystemVerilog Real Number Modeling (SV-RNM). A Lithium-Ion Battery Charger, with its distinct digital and analog subsystems, serves as a practical case study for this evaluation. The work assesses the effectiveness and benefits of the SV-RNM approach for mixed-signal verification, emphasizing its potential to facilitate earlier integration of analog and digital components and reduce verification risks. The thesis utilizes the SystemVerilog language and the Universal Verification Methodology (UVM) for modeling and verification. The findings demonstrate the viability of both modeling approaches and highlight the advantages of SV-RNM in accurately capturing analog behavior and enabling the detection of design bugs.cs
dc.description.markAcs
dc.identifier.citationSHCHETINIUK, K. Modelování a Verifikace Analogových Obvodů v SystemVerilog [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2025.cs
dc.identifier.other164589cs
dc.identifier.urihttp://hdl.handle.net/11012/253735
dc.language.isoencs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectModelování analogového chováníen
dc.subjectIntegrované obvody se smíšenými signályen
dc.subjectSystemVerilog Real Number Modelingen
dc.subjectUniversal Verification Methodologyen
dc.subjectAritmetika s pevnou řádovou čárkouen
dc.subjectNabíječka lithium-iontových bateriíen
dc.subjectNávrhový token
dc.subjectSystemVerilogen
dc.subjectVerifikaceen
dc.subjectAnalogue Behavior Modelingcs
dc.subjectMixed-Signal Integrated Circuitscs
dc.subjectSystemVerilog Real Number Modelingcs
dc.subjectUniversal Verification Methodologycs
dc.subjectFixed-Point Arithmeticcs
dc.subjectLithium-Ion Chargercs
dc.subjectDesign Flowcs
dc.subjectSystemVerilogcs
dc.subjectVerificationcs
dc.titleModelování a Verifikace Analogových Obvodů v SystemVerilogen
dc.title.alternativeAnalogue Circuit Modeling and Verification in SystemVerilogcs
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2025-06-18cs
dcterms.modified2025-06-18-14:37:50cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid164589en
sync.item.dbtypeZPen
sync.item.insts2025.08.26 23:57:55en
sync.item.modts2025.08.26 19:53:16en
thesis.disciplineInformační technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelBakalářskýcs
thesis.nameBc.cs

Files

Original bundle

Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.57 MB
Format:
Adobe Portable Document Format
Description:
file final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_164589.html
Size:
12.61 KB
Format:
Hypertext Markup Language
Description:
file review_164589.html

Collections