Hardwarový simulátor únikového kanálu

but.committeeprof. Ing. Aleš Prokeš, Ph.D. (předseda) prof. Ing. Roman Maršálek, Ph.D. (místopředseda) Ing. Václav Michálek, CSc. (člen) prof. Ing. Václav Říčný, CSc. (člen) Ing. Petr Vágner, Ph.D. (člen) Ing. Zuzana Krajčušková, Ph.D. (člen) Ing. Roman Tkadlec, Ph.D. (člen)cs
but.defenceStudent prezentuje výsledky a postupy řešení své diplomové práce. Následně odpovídá na dotazy vedoucího a oponenta práce a na dotazy členů komise.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorMaršálek, Romancs
dc.contributor.authorPirochta, Pavelcs
dc.contributor.refereeKováč, Michalcs
dc.date.accessioned2019-05-17T02:21:18Z
dc.date.available2019-05-17T02:21:18Z
dc.date.created2010cs
dc.description.abstractRádiový únikový kanál je prostředí, ve kterém dochází k různému rušení a úniku signálu vlivem vícecestného šíření. Únikový kanál je modelován pomocí filtru s konečnou impulsní odezvou s časově proměnnou impulsní charakteristikou. Realizace tohoto filtru je založena na principu TDL (Tapped Delay Line) modelu, kde je simulováno zpoždění a útlum signálu v jednotlivých větvích modelu. Výsledkem této práce je návrh simulátoru vybraného únikového kanálu a jeho hardwarový popis pro implementaci do zvoleného cílového obvodu FPGA.cs
dc.description.abstractFading channel is a communication channel that experiences different interference and fading due to multi-path signal propagation. The fading channel is designed by the finite impulse response filter with the time-varying impulse characteristic. The realisation of this filtr is based on the TDL (Tapped Delay Line) model, which simulate signal delay and signal attenuation in each branch. The aim of this thesis is to create the VHDL design of selected fading channel simulator and its description for hardware implementation into the FPGA.en
dc.description.markBcs
dc.identifier.citationPIROCHTA, P. Hardwarový simulátor únikového kanálu [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2010.cs
dc.identifier.other31160cs
dc.identifier.urihttp://hdl.handle.net/11012/2267
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectRádiový kanálcs
dc.subjectúnikcs
dc.subjectsimulacecs
dc.subjectFPGA.cs
dc.subjectRadio channelen
dc.subjectfadingen
dc.subjectsimulationen
dc.subjectFPGA.en
dc.titleHardwarový simulátor únikového kanálucs
dc.title.alternativeFading channel hardware simulatoren
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2010-06-08cs
dcterms.modified2010-07-13-11:45:31cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid31160en
sync.item.dbtypeZPen
sync.item.insts2021.11.12 21:11:03en
sync.item.modts2021.11.12 20:03:44en
thesis.disciplineElektronika a sdělovací technikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav radioelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.35 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_31160.html
Size:
6.44 KB
Format:
Hypertext Markup Language
Description:
review_31160.html
Collections