Hardwarový simulátor únikového kanálu
but.committee | prof. Ing. Aleš Prokeš, Ph.D. (předseda) prof. Ing. Roman Maršálek, Ph.D. (místopředseda) Ing. Václav Michálek, CSc. (člen) prof. Ing. Václav Říčný, CSc. (člen) Ing. Petr Vágner, Ph.D. (člen) Ing. Zuzana Krajčušková, Ph.D. (člen) Ing. Roman Tkadlec, Ph.D. (člen) | cs |
but.defence | Student prezentuje výsledky a postupy řešení své diplomové práce. Následně odpovídá na dotazy vedoucího a oponenta práce a na dotazy členů komise. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Maršálek, Roman | cs |
dc.contributor.author | Pirochta, Pavel | cs |
dc.contributor.referee | Kováč, Michal | cs |
dc.date.accessioned | 2019-05-17T02:21:18Z | |
dc.date.available | 2019-05-17T02:21:18Z | |
dc.date.created | 2010 | cs |
dc.description.abstract | Rádiový únikový kanál je prostředí, ve kterém dochází k různému rušení a úniku signálu vlivem vícecestného šíření. Únikový kanál je modelován pomocí filtru s konečnou impulsní odezvou s časově proměnnou impulsní charakteristikou. Realizace tohoto filtru je založena na principu TDL (Tapped Delay Line) modelu, kde je simulováno zpoždění a útlum signálu v jednotlivých větvích modelu. Výsledkem této práce je návrh simulátoru vybraného únikového kanálu a jeho hardwarový popis pro implementaci do zvoleného cílového obvodu FPGA. | cs |
dc.description.abstract | Fading channel is a communication channel that experiences different interference and fading due to multi-path signal propagation. The fading channel is designed by the finite impulse response filter with the time-varying impulse characteristic. The realisation of this filtr is based on the TDL (Tapped Delay Line) model, which simulate signal delay and signal attenuation in each branch. The aim of this thesis is to create the VHDL design of selected fading channel simulator and its description for hardware implementation into the FPGA. | en |
dc.description.mark | B | cs |
dc.identifier.citation | PIROCHTA, P. Hardwarový simulátor únikového kanálu [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2010. | cs |
dc.identifier.other | 31160 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/2267 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Rádiový kanál | cs |
dc.subject | únik | cs |
dc.subject | simulace | cs |
dc.subject | FPGA. | cs |
dc.subject | Radio channel | en |
dc.subject | fading | en |
dc.subject | simulation | en |
dc.subject | FPGA. | en |
dc.title | Hardwarový simulátor únikového kanálu | cs |
dc.title.alternative | Fading channel hardware simulator | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2010-06-08 | cs |
dcterms.modified | 2010-07-13-11:45:31 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 31160 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2021.11.12 21:11:03 | en |
sync.item.modts | 2021.11.12 20:03:44 | en |
thesis.discipline | Elektronika a sdělovací technika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav radioelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |