Fyzická implementace digitálního bloku na čip
Loading...
Date
Authors
Klčo, Andrej
Advisor
Referee
Mark
A
Journal Title
Journal ISSN
Volume Title
Publisher
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
ORCID
Abstract
Práca popisuje všetky hlavné kroky implementácie digitálneho obvodu, od RTL modelu až po GDS layout. Niekoľko GDS layoutov, implementovaných v priemyselnej 22 nm CMOS technológii, bolo vytvorených z prebratého opensource RTL modelu. Implementácie boli vykonané s upraveným referenčným flow pre inú technológiu. Flow využíva nástroje Synopsys, najmä Fusion Compiler, využívajúci jeho možnosti fyzickej syntézy. Na zistenie technologických limitov, bola vykonaná analýza vybraných nastavení použitého flow. Práca sa zaoberá aj fyzickou verifikáciou, konkrétne DRC, LVS a STA.
The thesis describes all the major steps of the physical design implementation of a digital circuit, from RTL model to GDS layout. Layouts implemented in industrial 22 nm CMOS technology were created from an opensource RTL model. Implementations were made with a modified reference flow for another technology. The flow uses Synopsys tools, mainly the Fusion Compiler, utilizing its physical synthesis capabilities. To determine technological limits, an analysis of selected flow settings was performed. This thesis also deals with physical verification, namely DRC, LVS and STA.
The thesis describes all the major steps of the physical design implementation of a digital circuit, from RTL model to GDS layout. Layouts implemented in industrial 22 nm CMOS technology were created from an opensource RTL model. Implementations were made with a modified reference flow for another technology. The flow uses Synopsys tools, mainly the Fusion Compiler, utilizing its physical synthesis capabilities. To determine technological limits, an analysis of selected flow settings was performed. This thesis also deals with physical verification, namely DRC, LVS and STA.
Description
Keywords
Layout , VLSI , CMOS , Fusion Compiler , STA , Fyzická verifikácia , Layout , VLSI , CMOS , Fusion Compiler , STA , Physical verification
Citation
KLČO, A. Fyzická implementace digitálního bloku na čip [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2025.
Document type
Document version
Date of access to the full text
Language of document
en
Study field
bez specializace
Comittee
doc. Ing. Jiří Háze, Ph.D. (předseda)
doc. Ing. Vítězslav Novák, Ph.D. (místopředseda)
doc. Ing. Martin Adámek, Ph.D. (člen)
Ing. Michal Pavlík, Ph.D. (člen)
doc. Ing. Radovan Novotný, Ph.D. (člen)
Date of acceptance
2025-06-17
Defence
Student seznámil státní zkušební komisi s řešením své bakalářské práce a zodpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise:
Kolik tranzistorů desing obsahoval? Cca 250 000.
Setkal jste se timing tape-out? Ne.
Dále student popsal a ujasnil obsah grafů analýzy parametrů designu.
Je možné spolehlivě zjistit trendy vývoje parametrů? Jde o přibližné zhodnocení, není vhodné pro statistické zpracování.
Result of defence
práce byla úspěšně obhájena
