Analyzátor signálu s FPGA

but.committeeprof. Ing. Jaroslav Koton, Ph.D. (předseda) prof. Ing. Radimír Vrba, CSc. (místopředseda) doc. Ing. Radovan Novotný, Ph.D. (člen) doc. Ing. Jaroslav Kadlec, Ph.D. (člen) Ing. Zoltán Szabó, Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi s řešením své diplomové práce a zodpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise: Uveďte výsledky syntézy: spotřebované prostředky v FPGA, statickou časovou analýzu, maximální pracovní frekvenci FPGA. Porovnejte pracovní frekvenci FPGA a dosaženou frekvenci po syntéze. Uveďte přehled použitých IP jader. Z jakého zdroje jsou získány? Jakým způsobem jsou implementovány do návrhu? V jakém formátu jsou distribuovány? Jakým způsobem jste pracoval se zdrojem [6], který je v čínštině? Proč je tento zdroj použitý v kapitole 1.3 Číslicová filtrace signálu, když pojednává nejspíše o pamětech DDR3? K čemu v realizaci slouží blok pretrigger? Zjišťoval jste jestli je na trhu dostupné podobné řešení? Zkoumal jste i standartní komunikační protokoly?cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorŠteffan, Pavelcs
dc.contributor.authorKraus, Václavcs
dc.contributor.refereeBohrn, Marekcs
dc.date.created2018cs
dc.description.abstractCílem této práce je prostudovat možnosti výpočtu spektra, možnosti přenosu dat pomocí rozhraní USB 3.0, možnosti ukládání dat do DDR3 paměti pomocí FPGA. Dále je cílem návrh a realizace spektrálního analyzátoru s funkcí záznamu surových vzorků do DDR paměti rozšířeného o úzkopásmový konvertor za využití hradlových polí. Práce je dělena do dvou částí. První část je teoretická. Zabývá se zmíněnou problematikou. Druhá část obsahuje návrh systému. Výsledkem práce je realizace analyzátoru signálu v čipu FPGA řízeného z počítačové aplikace přes USB 3.0.cs
dc.description.abstractThe aim of this thesis is to study the possibilities of spectrum calculations, as well as data transfer via USB 3.0 and data saving to a DDR3 memory via FPGA. The focus is also on design and realization of a spectral analyzer with a record of samples to DDR memory expnaded by a narrowband converter using gate arrays. The work is divided into two sections, the first one dealing with the theoretical background. The second part denotes the realization of the design. The result of this work is a signal analyzer in a FPGA controlled from a computer application via the USB 3.0 interface.en
dc.description.markCcs
dc.identifier.citationKRAUS, V. Analyzátor signálu s FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2018.cs
dc.identifier.other111783cs
dc.identifier.urihttp://hdl.handle.net/11012/80961
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectUSBcs
dc.subjectAD převodníkcs
dc.subjectFFTcs
dc.subjectSpektrumcs
dc.subjectFIR filtrcs
dc.subjectCIC filtrcs
dc.subjectRadiocs
dc.subjectDDCcs
dc.subjectDemodulacecs
dc.subjectPaměť RAMcs
dc.subjectDDR3cs
dc.subjectFPGAen
dc.subjectUSBen
dc.subjectAD converteren
dc.subjectFFTen
dc.subjectSpectrumen
dc.subjectFIR filteren
dc.subjectCIC filteren
dc.subjectRadioen
dc.subjectDDCen
dc.subjectDemodulationen
dc.subjectRAM Memoryen
dc.subjectDDR3en
dc.titleAnalyzátor signálu s FPGAcs
dc.title.alternativeSignal analyzer with FPGAen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2018-06-05cs
dcterms.modified2018-06-08-11:09:48cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid111783en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:33:35en
sync.item.modts2025.01.15 14:24:30en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
3.58 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-posudek_konzultant.pdf
Size:
199.63 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-posudek_konzultant.pdf
Loading...
Thumbnail Image
Name:
review_111783.html
Size:
8.36 KB
Format:
Hypertext Markup Language
Description:
file review_111783.html
Collections