Analyzátor signálu s FPGA

Loading...
Thumbnail Image

Date

Authors

Kraus, Václav

Mark

C

Journal Title

Journal ISSN

Volume Title

Publisher

Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií

ORCID

Abstract

Cílem této práce je prostudovat možnosti výpočtu spektra, možnosti přenosu dat pomocí rozhraní USB 3.0, možnosti ukládání dat do DDR3 paměti pomocí FPGA. Dále je cílem návrh a realizace spektrálního analyzátoru s funkcí záznamu surových vzorků do DDR paměti rozšířeného o úzkopásmový konvertor za využití hradlových polí. Práce je dělena do dvou částí. První část je teoretická. Zabývá se zmíněnou problematikou. Druhá část obsahuje návrh systému. Výsledkem práce je realizace analyzátoru signálu v čipu FPGA řízeného z počítačové aplikace přes USB 3.0.
The aim of this thesis is to study the possibilities of spectrum calculations, as well as data transfer via USB 3.0 and data saving to a DDR3 memory via FPGA. The focus is also on design and realization of a spectral analyzer with a record of samples to DDR memory expnaded by a narrowband converter using gate arrays. The work is divided into two sections, the first one dealing with the theoretical background. The second part denotes the realization of the design. The result of this work is a signal analyzer in a FPGA controlled from a computer application via the USB 3.0 interface.

Description

Citation

KRAUS, V. Analyzátor signálu s FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2018.

Document type

Document version

Date of access to the full text

Language of document

cs

Study field

Mikroelektronika

Comittee

prof. Ing. Jaroslav Koton, Ph.D. (předseda) prof. Ing. Radimír Vrba, CSc. (místopředseda) doc. Ing. Radovan Novotný, Ph.D. (člen) doc. Ing. Jaroslav Kadlec, Ph.D. (člen) Ing. Zoltán Szabó, Ph.D. (člen)

Date of acceptance

2018-06-05

Defence

Student seznámil státní zkušební komisi s řešením své diplomové práce a zodpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise: Uveďte výsledky syntézy: spotřebované prostředky v FPGA, statickou časovou analýzu, maximální pracovní frekvenci FPGA. Porovnejte pracovní frekvenci FPGA a dosaženou frekvenci po syntéze. Uveďte přehled použitých IP jader. Z jakého zdroje jsou získány? Jakým způsobem jsou implementovány do návrhu? V jakém formátu jsou distribuovány? Jakým způsobem jste pracoval se zdrojem [6], který je v čínštině? Proč je tento zdroj použitý v kapitole 1.3 Číslicová filtrace signálu, když pojednává nejspíše o pamětech DDR3? K čemu v realizaci slouží blok pretrigger? Zjišťoval jste jestli je na trhu dostupné podobné řešení? Zkoumal jste i standartní komunikační protokoly?

Result of defence

práce byla úspěšně obhájena

DOI

Collections

Endorsement

Review

Supplemented By

Referenced By

Citace PRO