Čislicové zpracování signálu sekundárních přehledových radarů
Loading...
Date
Authors
Šulgan, Samuel
Advisor
Referee
Mark
C
Journal Title
Journal ISSN
Volume Title
Publisher
Vysoké učení technické v Brně. Fakulta informačních technologií
ORCID
Abstract
Táto práca sa zaoberá návrhom časti reťazca prijímača SSR na spracovanie signálu v programovateľnom hradlovom poli pomocou nástroja HLS. V práci sú teoreticky rozobrané viaceré typy radarov, činnosť SSR, výhody a priebeh HLS, tiež fungovanie HLS v rámci nástroja Vitis HLS v spojení s Vivado Design Suite a digitálne spracovávanie signálu SSR od prijatia signálu až po dekódovanie správy. Výsledkom práce je vytvorenie blokového návrhu spracovania signálu, implementácia jednotlivých komponent, odsimulovanie v softvéri Vitis HLS a implementácia do FPGA čipu prijímača SSR, modulu RM01, pre demonštráciu funkčnosti reťazca.
This thesis deals with the design of a part of the SSR receiver chain for signal processing in a programmable logic device using the HLS tool. The work theoretically analyzes various types of radars, the operation of SSR, the advantages and process of HLS, as well as the functioning of HLS within the Vitis HLS tool in conjunction with the Vivado Design Suite, and the digital processing of the SSR signal from recieving signal to message decoding. The outcome of the thesis is the creation of a block design for signal processing, implementation of its components, simulation in the Vitis HLS software, and its implementation into the FPGA chip of the SSR receiver, module RM01, for demonstrating the functionality of the chain.
This thesis deals with the design of a part of the SSR receiver chain for signal processing in a programmable logic device using the HLS tool. The work theoretically analyzes various types of radars, the operation of SSR, the advantages and process of HLS, as well as the functioning of HLS within the Vitis HLS tool in conjunction with the Vivado Design Suite, and the digital processing of the SSR signal from recieving signal to message decoding. The outcome of the thesis is the creation of a block design for signal processing, implementation of its components, simulation in the Vitis HLS software, and its implementation into the FPGA chip of the SSR receiver, module RM01, for demonstrating the functionality of the chain.
Description
Keywords
radar , sekundárny prehľadový radar , HLS , FPGA , digitálne spracovanie signálu , DDS , FIR filter , dolnopriepustný filter , Vitis , demodulácia interpolácia , decimácia , polyfázový filter , cordic , radar , secondary surveillance radar , HLS , FPGA , digital signal processing , DDS , FIR filter , lowpass filter , Vitis , demodulation , interpolation , decimation , polyphase filter , cordic
Citation
ŠULGAN, S. Čislicové zpracování signálu sekundárních přehledových radarů [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2025.
Document type
Document version
Date of access to the full text
Language of document
sk
Study field
Informační technologie
Comittee
prof. Ing. Lukáš Sekanina, Ph.D. (předseda)
Ing. Marcela Zachariášová, Ph.D. (člen)
Ing. Tomáš Milet, Ph.D. (člen)
Ing. Miloš Musil, Ph.D. (člen)
Ing. Petr Veigend, Ph.D. (člen)
Date of acceptance
2025-06-19
Defence
Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm C.
Result of defence
práce byla úspěšně obhájena
