Návrh převodníku AD s nízkým napájecím napětím v technologii CMOS
but.committee | doc. Ing. Jiří Háze, Ph.D. (předseda) doc. Ing. Jan Maschke, CSc. (místopředseda) doc. Ing. Radek Kuchta, Ph.D. (člen) doc. Ing. Jaroslav Kadlec, Ph.D. (člen) Ing. Marek Bohrn, Ph.D. (člen) | cs |
but.defence | Student seznámil komisi s řešením své diplomové práce. otázky oponenta: Je rozlišení 12 bitů, které uvádíte v tabulce 10. efektivní počet bitů? Jakou hodnotu ENOB má váš převodník? Máte představu jakou plochu na čipu by kompletní realizace převodníku AD představovala? Jaký je váš osobní přínos k řešení problematiky nízkonapěťových převodníků AD? | cs |
but.jazyk | angličtina (English) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Kledrowetz, Vilém | en |
dc.contributor.author | Holas, Jiří | en |
dc.contributor.referee | Háze, Jiří | en |
dc.date.created | 2016 | cs |
dc.description.abstract | Tato diplomová práce se zabývá návrhem 12 bitového řetězového A/D převodníku. Součástí návrhu bylo vytvořit referenční model převodníku v prostředí Matlab a determinovat faktory, které negativně ovlivňují výsledek konverze. S využitím nabytých poznatků navrhnout řetězový převodník na transistorové úrovni v prostředí Cadence. V teoretické části jsou shrnuty základy A/D převodu a dále jsou představeny nejčastěji používané architektury A/D převodníků. V dalších částech je popsán a diskutován vliv neidealit na vlastnosti řetězových převodníků. Praktická část se již věnuje popisu základních charakteristik řetězových převodníků a dokazuje funkci modelu. Z výsledků modelové struktury byly stanoveny reálné parametry, které byly dále využity v procesu tvorby návrhu v CMOS technologii TSMC 0,18m s nízkým napájecím napětím. | en |
dc.description.abstract | This master thesis is dedicated to the design of 12-bit pipeline ADC. The part of the design was to create a reference model ADC in the Matlab environment and to determine factors that negatively affect the results of the conversion. Based on experiences gained in the mathematical model, the pipeline ADC on the transistor level was designed in the Cadence environment. The theoretical part summarizes the fundamentals of A / D conversion and introduces the most commonly used architecture of A / D converters. Furthermore, the influence of non-idealities on the conversion process is described and discussed. The practical part is dedicated to description of ADC’s model basic characteristics and confirms the model functionality. From the results of the model structure the real parameters were determined and used in the design process in CMOS technology TSMC 0,18m with low power supply. | cs |
dc.description.mark | A | cs |
dc.identifier.citation | HOLAS, J. Návrh převodníku AD s nízkým napájecím napětím v technologii CMOS [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016. | cs |
dc.identifier.other | 94004 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/58973 | |
dc.language.iso | en | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Řetězový A/D převodník | en |
dc.subject | model | en |
dc.subject | Matlab | en |
dc.subject | Cadence | en |
dc.subject | TSMC 0 | en |
dc.subject | 18m | en |
dc.subject | 2 | en |
dc.subject | 5 bit MDAC | en |
dc.subject | Pipelined ADC | cs |
dc.subject | model | cs |
dc.subject | Matlab | cs |
dc.subject | Cadence | cs |
dc.subject | TSMC 0.18 m | cs |
dc.subject | 2.5-bit MDAC | cs |
dc.title | Návrh převodníku AD s nízkým napájecím napětím v technologii CMOS | en |
dc.title.alternative | Design of AD converter with low supply voltage in CMOS technology | cs |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2016-06-07 | cs |
dcterms.modified | 2016-06-10-12:57:26 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 94004 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:22:24 | en |
sync.item.modts | 2025.01.15 16:13:44 | en |
thesis.discipline | Mikroelektronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 3.87 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_94004.html
- Size:
- 4.63 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_94004.html