Návrh převodníku AD s nízkým napájecím napětím v technologii CMOS

but.committeedoc. Ing. Jiří Háze, Ph.D. (předseda) doc. Ing. Jan Maschke, CSc. (místopředseda) doc. Ing. Radek Kuchta, Ph.D. (člen) doc. Ing. Jaroslav Kadlec, Ph.D. (člen) Ing. Marek Bohrn, Ph.D. (člen)cs
but.defenceStudent seznámil komisi s řešením své diplomové práce. otázky oponenta: Je rozlišení 12 bitů, které uvádíte v tabulce 10. efektivní počet bitů? Jakou hodnotu ENOB má váš převodník? Máte představu jakou plochu na čipu by kompletní realizace převodníku AD představovala? Jaký je váš osobní přínos k řešení problematiky nízkonapěťových převodníků AD?cs
but.jazykangličtina (English)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKledrowetz, Vilémen
dc.contributor.authorHolas, Jiříen
dc.contributor.refereeHáze, Jiříen
dc.date.created2016cs
dc.description.abstractTato diplomová práce se zabývá návrhem 12 bitového řetězového A/D převodníku. Součástí návrhu bylo vytvořit referenční model převodníku v prostředí Matlab a determinovat faktory, které negativně ovlivňují výsledek konverze. S využitím nabytých poznatků navrhnout řetězový převodník na transistorové úrovni v prostředí Cadence. V teoretické části jsou shrnuty základy A/D převodu a dále jsou představeny nejčastěji používané architektury A/D převodníků. V dalších částech je popsán a diskutován vliv neidealit na vlastnosti řetězových převodníků. Praktická část se již věnuje popisu základních charakteristik řetězových převodníků a dokazuje funkci modelu. Z výsledků modelové struktury byly stanoveny reálné parametry, které byly dále využity v procesu tvorby návrhu v CMOS technologii TSMC 0,18m s nízkým napájecím napětím.en
dc.description.abstractThis master thesis is dedicated to the design of 12-bit pipeline ADC. The part of the design was to create a reference model ADC in the Matlab environment and to determine factors that negatively affect the results of the conversion. Based on experiences gained in the mathematical model, the pipeline ADC on the transistor level was designed in the Cadence environment. The theoretical part summarizes the fundamentals of A / D conversion and introduces the most commonly used architecture of A / D converters. Furthermore, the influence of non-idealities on the conversion process is described and discussed. The practical part is dedicated to description of ADC’s model basic characteristics and confirms the model functionality. From the results of the model structure the real parameters were determined and used in the design process in CMOS technology TSMC 0,18m with low power supply.cs
dc.description.markAcs
dc.identifier.citationHOLAS, J. Návrh převodníku AD s nízkým napájecím napětím v technologii CMOS [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016.cs
dc.identifier.other94004cs
dc.identifier.urihttp://hdl.handle.net/11012/58973
dc.language.isoencs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectŘetězový A/D převodníken
dc.subjectmodelen
dc.subjectMatlaben
dc.subjectCadenceen
dc.subjectTSMC 0en
dc.subject18men
dc.subject2en
dc.subject5 bit MDACen
dc.subjectPipelined ADCcs
dc.subjectmodelcs
dc.subjectMatlabcs
dc.subjectCadencecs
dc.subjectTSMC 0.18 mcs
dc.subject2.5-bit MDACcs
dc.titleNávrh převodníku AD s nízkým napájecím napětím v technologii CMOSen
dc.title.alternativeDesign of AD converter with low supply voltage in CMOS technologycs
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2016-06-07cs
dcterms.modified2016-06-10-12:57:26cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid94004en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:22:24en
sync.item.modts2025.01.15 16:13:44en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
3.87 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
9.64 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_94004.html
Size:
4.63 KB
Format:
Hypertext Markup Language
Description:
file review_94004.html
Collections