Úkázky hardwarové akcelerace na přípravku Pynq Z2

but.committeedoc. Ing. Jan Kořenek, Ph.D. (předseda) doc. Ing. Vladimír Drábek, CSc. (místopředseda) doc. Ing. Jiří Jaroš, Ph.D. (člen) Ing. Ondřej Lengál, Ph.D. (člen) doc. Ing. Tomáš Martínek, Ph.D. (člen) Ing. Josef Strnadel, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm E. Otázky u obhajoby: Co vedlo na výběr GPIO kontroléru jako vhodného způsobu pro komunikaci mezi procesorem a FPGA akcelerátorem? Proč byl tento přístup upřednostněn před standardními cestami skrz AXI Endpoint šablonu nebo DMA modul? V použitém nástroji Vivado jsou obě tyto cesty jednoduše dostupné. Proč byly pro všechny úlohy zvolené implementace zjednodušených verzí problémů? Je autor sám spokojen s kvalitou textové a realizační části své diplomové práce nebo by své výsledky raději doplnil/opravil? Proč úloha hledání řetězců škáluje superlineárně pro počet modulů? Proč byla implementace v jazyce Python o tolik pomalejší? Jakou část práce považujete jako nejsložitější? Jak jste měřil dobu trvání jednotlivých úloh? Je vaše práce z pedagogického hlediska použitelná pro studenty?cs
but.jazykčeština (Czech)
but.programInformační technologie a umělá inteligencecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKořenek, Jancs
dc.contributor.authorVosyka, Pavelcs
dc.contributor.refereeKekely, Lukášcs
dc.date.created2022cs
dc.description.abstractPráce se zabývá hardwarovou akcelerací na platformě Pynq Z2 osazenou technologií Xilinx Zynq. Na této platformě byly navrženy tři úlohy demonstrující hardwarovou akceleraci. Primárním cílem úloh bylo prezentovat hardwarovou akceleraci pro výukové účely, proto byla snaha je vytvořit co nejjednodušeji, aby byly dobře pochopitelné. Hardwarové akcelerátory jsou napsány v jazyku VHDL a jejich obsluha je zajištěna pomocí aplikace v Pythonu v rámci technologie Pynq. Všechny úlohy byly implementovány a ověřeny na dostupném hardwarovém přípravku.cs
dc.description.abstractThe work deals with a hardware acceleration on the Zynq platform with Pynq technology. Three examples demonstrating hardware acceleration were designed for teaching purposes. The effort was to make examples as simple as possible to make them  easy to understand. Hardware accelerators are implemented in VHDL language and driven by implemented Python application. The examples were successfully implemented and evaluated.en
dc.description.markEcs
dc.identifier.citationVOSYKA, P. Úkázky hardwarové akcelerace na přípravku Pynq Z2 [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2022.cs
dc.identifier.other145316cs
dc.identifier.urihttp://hdl.handle.net/11012/207469
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectHardwarová akceleracecs
dc.subjectPynqcs
dc.subjectPynq Z2cs
dc.subjectZynqcs
dc.subjectXilinxcs
dc.subjectHardware accelerationen
dc.subjectPynqen
dc.subjectPynq Z2en
dc.subjectZynqen
dc.subjectXilinxen
dc.titleÚkázky hardwarové akcelerace na přípravku Pynq Z2cs
dc.title.alternativeHardware Acceleration Demo on the Pynq Z2 Boarden
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2022-06-17cs
dcterms.modified2022-06-23-09:13:59cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid145316en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 15:34:43en
sync.item.modts2025.01.17 10:55:21en
thesis.disciplineVestavěné systémycs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.39 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-25156_v.pdf
Size:
86.12 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-25156_v.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-25156_o.pdf
Size:
91.46 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-25156_o.pdf
Loading...
Thumbnail Image
Name:
review_145316.html
Size:
1.44 KB
Format:
Hypertext Markup Language
Description:
file review_145316.html
Collections