Úkázky hardwarové akcelerace na přípravku Pynq Z2
but.committee | doc. Ing. Jan Kořenek, Ph.D. (předseda) doc. Ing. Vladimír Drábek, CSc. (místopředseda) doc. Ing. Jiří Jaroš, Ph.D. (člen) Ing. Ondřej Lengál, Ph.D. (člen) doc. Ing. Tomáš Martínek, Ph.D. (člen) Ing. Josef Strnadel, Ph.D. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm E. Otázky u obhajoby: Co vedlo na výběr GPIO kontroléru jako vhodného způsobu pro komunikaci mezi procesorem a FPGA akcelerátorem? Proč byl tento přístup upřednostněn před standardními cestami skrz AXI Endpoint šablonu nebo DMA modul? V použitém nástroji Vivado jsou obě tyto cesty jednoduše dostupné. Proč byly pro všechny úlohy zvolené implementace zjednodušených verzí problémů? Je autor sám spokojen s kvalitou textové a realizační části své diplomové práce nebo by své výsledky raději doplnil/opravil? Proč úloha hledání řetězců škáluje superlineárně pro počet modulů? Proč byla implementace v jazyce Python o tolik pomalejší? Jakou část práce považujete jako nejsložitější? Jak jste měřil dobu trvání jednotlivých úloh? Je vaše práce z pedagogického hlediska použitelná pro studenty? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie a umělá inteligence | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Kořenek, Jan | cs |
dc.contributor.author | Vosyka, Pavel | cs |
dc.contributor.referee | Kekely, Lukáš | cs |
dc.date.created | 2022 | cs |
dc.description.abstract | Práce se zabývá hardwarovou akcelerací na platformě Pynq Z2 osazenou technologií Xilinx Zynq. Na této platformě byly navrženy tři úlohy demonstrující hardwarovou akceleraci. Primárním cílem úloh bylo prezentovat hardwarovou akceleraci pro výukové účely, proto byla snaha je vytvořit co nejjednodušeji, aby byly dobře pochopitelné. Hardwarové akcelerátory jsou napsány v jazyku VHDL a jejich obsluha je zajištěna pomocí aplikace v Pythonu v rámci technologie Pynq. Všechny úlohy byly implementovány a ověřeny na dostupném hardwarovém přípravku. | cs |
dc.description.abstract | The work deals with a hardware acceleration on the Zynq platform with Pynq technology. Three examples demonstrating hardware acceleration were designed for teaching purposes. The effort was to make examples as simple as possible to make them easy to understand. Hardware accelerators are implemented in VHDL language and driven by implemented Python application. The examples were successfully implemented and evaluated. | en |
dc.description.mark | E | cs |
dc.identifier.citation | VOSYKA, P. Úkázky hardwarové akcelerace na přípravku Pynq Z2 [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2022. | cs |
dc.identifier.other | 145316 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/207469 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Hardwarová akcelerace | cs |
dc.subject | Pynq | cs |
dc.subject | Pynq Z2 | cs |
dc.subject | Zynq | cs |
dc.subject | Xilinx | cs |
dc.subject | Hardware acceleration | en |
dc.subject | Pynq | en |
dc.subject | Pynq Z2 | en |
dc.subject | Zynq | en |
dc.subject | Xilinx | en |
dc.title | Úkázky hardwarové akcelerace na přípravku Pynq Z2 | cs |
dc.title.alternative | Hardware Acceleration Demo on the Pynq Z2 Board | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2022-06-17 | cs |
dcterms.modified | 2022-06-23-09:13:59 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 145316 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 15:34:43 | en |
sync.item.modts | 2025.01.17 10:55:21 | en |
thesis.discipline | Vestavěné systémy | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémů | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 4 of 4
Loading...
- Name:
- final-thesis.pdf
- Size:
- 2.39 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- Posudek-Vedouci prace-25156_v.pdf
- Size:
- 86.12 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Vedouci prace-25156_v.pdf
Loading...
- Name:
- Posudek-Oponent prace-25156_o.pdf
- Size:
- 91.46 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Oponent prace-25156_o.pdf
Loading...
- Name:
- review_145316.html
- Size:
- 1.44 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_145316.html