Modelování a simulace analogových obvodů v obvodech FPGA
Loading...
Date
Authors
ORCID
Advisor
Referee
Mark
B
Journal Title
Journal ISSN
Volume Title
Publisher
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
Abstract
Bakalárska práca je zameraná na nájdenie vhodného algoritmu výpočtu exponenciálnej funkcie, ktorý je možné vhodne implementovať v obvodoch ASIC a FPGA. Prvá časť je zameraná na stručné objasnenie problematiky prechodných dejov v akumulačných obvodoch a ich modelovaní v programe PSpice. Druhá časť sa zaoberá nájdením spôsobu návrhu modelu exponenciálnej funkcie vhodného pre implementáciu do obvodov ASIC a FPGA. Následne sú v poslednej časti navrhnuté a testované dva algoritmy výpočtu modelu exponenciálnej funkcie, ktoré sú implementované pre čísla s plávajúcou rádovou čiarkou.
Bachelor thesis is focused on seeking a suitable calculation algorithm of an exponential function which could be suitably implemented in ASIC and FPGA circuits. The first part of the thesis is aimed at brief clarifying of the issue of transients in accumulation circuits and their modelling in the program PSpice. The second part deals with seeking ways of model proposals of the exponential function appropriate for the implementation in ASIC and FPGA circuits. Subsequently, in the final part of the thesis we designed and tested two calculation algorithms of the model of the exponential function that are implemented for floating point numbers.
Bachelor thesis is focused on seeking a suitable calculation algorithm of an exponential function which could be suitably implemented in ASIC and FPGA circuits. The first part of the thesis is aimed at brief clarifying of the issue of transients in accumulation circuits and their modelling in the program PSpice. The second part deals with seeking ways of model proposals of the exponential function appropriate for the implementation in ASIC and FPGA circuits. Subsequently, in the final part of the thesis we designed and tested two calculation algorithms of the model of the exponential function that are implemented for floating point numbers.
Description
Keywords
Prechodný dej, diferenciálna rovnica, exponenciálna funkcia, spätná eulerová metóda, dopredná eulerová metóda, bilineárna transformácia, systemc, FPGA, ASIC, aproximácia, čísla s plávajúcou rádovou čiarkou, Transient effect, differetential equation, exponential function, backward euler method, forward euler method, bilinear transform, systemc, FPGA, ASIC, aproximation, floating point number
Citation
KOTULIČ, D. Modelování a simulace analogových obvodů v obvodech FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2015.
Document type
Document version
Date of access to the full text
Language of document
sk
Study field
Mikroelektronika a technologie
Comittee
doc. Ing. Pavel Legát, CSc. (předseda)
doc. Ing. Jiří Háze, Ph.D. (místopředseda)
RNDr. Ladislav Mareček, CSc. (člen)
doc. Ing. Radovan Novotný, Ph.D. (člen)
Ing. Jiří Starý, Ph.D. (člen)
Date of acceptance
2015-06-15
Defence
Student seznámil státní zkušební komisi s cílem a řešením své diplomové práce a zodpověděl otázky a připomínky oponenta.
Dále student zodpověděl doplňující otázky:
1) Hovořil jste o rovnicích, kterými je obvod aproximovaný. Jakým způsobem?
2) Má smysl uvádět hodnoty v tabulkách na tak velký počet desetinných míst (vzhledem k velikosti relativní chyby)?
3) Jaký je v práci skutečný podíl teorie a praktických výsledků?
Result of defence
práce byla úspěšně obhájena
Document licence
Standardní licenční smlouva - přístup k plnému textu bez omezení