Implementace rozhraní HDMI/DVI do obvodu FPGA

but.committeeprof. Ing. Jaroslav Boušek, CSc. (předseda) Ing. Michal Pavlík, Ph.D. (místopředseda) doc. Ing. Jiří Háze, Ph.D. (člen) doc. Ing. Radovan Novotný, Ph.D. (člen) Ing. Jiří Špinka (člen)cs
but.defenceStudent seznámil komisi s řešením své bakalářské práce a odpověděl na tyto otázky: Výhody a nevýhody použití přenosu hodinového signálu? Jak přesně musí být dosažno čaosvání a frekvence hodinového signálu, aby monitor rozpoznal nastavené rozlišení? Je možná implemetace do obvodu Spartan 3? Jakým způsobem jsem ověřoval funkci? Může ekodér pracovat na vyšší frekvenci?cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorBohrn, Marekcs
dc.contributor.authorJuřica, Liborcs
dc.contributor.refereePristach, Mariáncs
dc.date.created2013cs
dc.description.abstractPráce se zabývá implementací rozhraní pro přenos digitálních video signálů do obvodu FPGA. Jsou zde popsány technické specifikace rozhraní HDMI a DVI. Teoretická část je zaměřena na popis standardu TMDS, který definuje přenos video signálu, a na popis logiky TMDS vysílače a přijímače. Druhá část práce se zabývá vytvořeným softwarovým jádrem a jsou zde uvedeny výsledky z testování. K testování softwarového jádra je použita vývojová deska s FPGA obvodem Spartan-6.cs
dc.description.abstractThis work focuses on the implementation of interface for transmission of digital video signals in the FPGA. The thesis includes technical specifications for HDMI and DVI. Theoretical part deals with the TMDS standard, which defines the broadcasting of the video signal, and describes the TMDS transmitter logic. The second part then focuses on the constructed IP core and includes the testing results. Development board with FPGA Spartan-6 was used for testing.en
dc.description.markAcs
dc.identifier.citationJUŘICA, L. Implementace rozhraní HDMI/DVI do obvodu FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2013.cs
dc.identifier.other66871cs
dc.identifier.urihttp://hdl.handle.net/11012/26964
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectHDMIcs
dc.subjectDVIcs
dc.subjectFPGAcs
dc.subjectVHDLcs
dc.subjectSpartan-6cs
dc.subjectTMDScs
dc.subjectHDMIen
dc.subjectDVIen
dc.subjectFPGAen
dc.subjectVHDLen
dc.subjectSpartan-6en
dc.subjectTMDSen
dc.titleImplementace rozhraní HDMI/DVI do obvodu FPGAcs
dc.title.alternativeHDMI/DVI interface implementation into FPGA chipen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2013-06-17cs
dcterms.modified2013-06-20-06:27:46cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid66871en
sync.item.dbtypeZPen
sync.item.insts2025.03.16 13:26:13en
sync.item.modts2025.01.17 13:28:51en
thesis.disciplineMikroelektronika a technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.72 MB
Format:
Adobe Portable Document Format
Description:
file final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
1.05 MB
Format:
Unknown data format
Description:
file appendix-1.zip
Loading...
Thumbnail Image
Name:
review_66871.html
Size:
4.81 KB
Format:
Hypertext Markup Language
Description:
file review_66871.html
Collections