Implementace rozhraní HDMI/DVI do obvodu FPGA
but.committee | prof. Ing. Jaroslav Boušek, CSc. (předseda) Ing. Michal Pavlík, Ph.D. (místopředseda) doc. Ing. Jiří Háze, Ph.D. (člen) doc. Ing. Radovan Novotný, Ph.D. (člen) Ing. Jiří Špinka (člen) | cs |
but.defence | Student seznámil komisi s řešením své bakalářské práce a odpověděl na tyto otázky: Výhody a nevýhody použití přenosu hodinového signálu? Jak přesně musí být dosažno čaosvání a frekvence hodinového signálu, aby monitor rozpoznal nastavené rozlišení? Je možná implemetace do obvodu Spartan 3? Jakým způsobem jsem ověřoval funkci? Může ekodér pracovat na vyšší frekvenci? | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Bohrn, Marek | cs |
dc.contributor.author | Juřica, Libor | cs |
dc.contributor.referee | Pristach, Marián | cs |
dc.date.created | 2013 | cs |
dc.description.abstract | Práce se zabývá implementací rozhraní pro přenos digitálních video signálů do obvodu FPGA. Jsou zde popsány technické specifikace rozhraní HDMI a DVI. Teoretická část je zaměřena na popis standardu TMDS, který definuje přenos video signálu, a na popis logiky TMDS vysílače a přijímače. Druhá část práce se zabývá vytvořeným softwarovým jádrem a jsou zde uvedeny výsledky z testování. K testování softwarového jádra je použita vývojová deska s FPGA obvodem Spartan-6. | cs |
dc.description.abstract | This work focuses on the implementation of interface for transmission of digital video signals in the FPGA. The thesis includes technical specifications for HDMI and DVI. Theoretical part deals with the TMDS standard, which defines the broadcasting of the video signal, and describes the TMDS transmitter logic. The second part then focuses on the constructed IP core and includes the testing results. Development board with FPGA Spartan-6 was used for testing. | en |
dc.description.mark | A | cs |
dc.identifier.citation | JUŘICA, L. Implementace rozhraní HDMI/DVI do obvodu FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2013. | cs |
dc.identifier.other | 66871 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/26964 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | HDMI | cs |
dc.subject | DVI | cs |
dc.subject | FPGA | cs |
dc.subject | VHDL | cs |
dc.subject | Spartan-6 | cs |
dc.subject | TMDS | cs |
dc.subject | HDMI | en |
dc.subject | DVI | en |
dc.subject | FPGA | en |
dc.subject | VHDL | en |
dc.subject | Spartan-6 | en |
dc.subject | TMDS | en |
dc.title | Implementace rozhraní HDMI/DVI do obvodu FPGA | cs |
dc.title.alternative | HDMI/DVI interface implementation into FPGA chip | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2013-06-17 | cs |
dcterms.modified | 2013-06-20-06:27:46 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 66871 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.16 13:26:13 | en |
sync.item.modts | 2025.01.17 13:28:51 | en |
thesis.discipline | Mikroelektronika a technologie | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 2.72 MB
- Format:
- Adobe Portable Document Format
- Description:
- file final-thesis.pdf
Loading...
- Name:
- appendix-1.zip
- Size:
- 1.05 MB
- Format:
- Unknown data format
- Description:
- file appendix-1.zip
Loading...
- Name:
- review_66871.html
- Size:
- 4.81 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_66871.html