Jednofázový střídač s výstupními parametry 230 V / 50 Hz / 100 VA

but.committeedoc. Ing. Pavel Vorel, Ph.D. (předseda) doc. Ing. Radoslav Cipín, Ph.D. (místopředseda) Ing. Dalibor Červinka, Ph.D. (člen) doc. Ing. Bohuslav Bušov, CSc. (člen) doc. Ing. František Veselka, CSc. (člen) Ing. Jan Martiš, Ph.D. (člen) Ing. Petr Huták, Ph.D. (člen)cs
but.defenceStudent seznámil komisi se svou diplomovou prací. Prezentoval postup návrhu, realizaci a testování vyrobeného zařízení. Dále student zodpověděl otázky oponenta a vhodně reagoval a další otázky komise.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorVorel, Pavelcs
dc.contributor.authorSmolák, Martincs
dc.contributor.refereeMartiš, Jancs
dc.date.created2019cs
dc.description.abstractCílem této diplomové práce byla optimalizace silových a řídicích obvodů střídače, který byl vyvinutý na UVEE. V této práci je popsán princip funkce a obvodové realizace jednofázového střídače. V práci jsou odvozeny různé výpočty (návrh LC filtru, kondenzátoru v meziobvodu, dimenzování polovodičových prvků a návrh chladiče pro odvod ztrátového výkonu). V řídicí části jsou odvozené rovnice pro výpočty kmitočtu oscilačních kmitů RC oscilátoru, návrh generátoru pilového signálu a návrh rychlé nadproudové ochrany. Dále byla navržena deska plošných spojů, která se optimalizovala pomocí tepelné simulace v programu Workbench Ansys. Následně je deska plošných spojů osazená, oživená a byla na ní provedena série ověřovacích měření. V závěru práce je vypracována dokumentace k realizovanému zařízení.cs
dc.description.abstractThis master‘s thesis focuses on optimization of power and control circuits of an inverter, which was developed at UVEE. The principle of function and circuit implementation of a single-phase inventer, various calculations (design of an LC filter, DC link capacitor, semiconductor elements and heat sink) are described in the thesis. A design of fast overcurrent protections, oscillator and saw signal generator is included. Furthermore, a printed circuit board was designed which was optimized by thermal simulation in the Workbench Ansys. Subsequently, the printed circuit board was mounted, debugged and verification measurements were performed on it. At the end of the thesis there is a documentation for the implemented equipment.en
dc.description.markAcs
dc.identifier.citationSMOLÁK, M. Jednofázový střídač s výstupními parametry 230 V / 50 Hz / 100 VA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2019.cs
dc.identifier.other117498cs
dc.identifier.urihttp://hdl.handle.net/11012/177542
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectStřídačcs
dc.subjectH-můstekcs
dc.subjectLC-filtrcs
dc.subjectMOSFETcs
dc.subjectpulsně šířková modulacecs
dc.subjectoscilátor s Wienovým článkemcs
dc.subjectrychlá nadproudová ochranacs
dc.subjectnávrh DPScs
dc.subjectMaxwell Ansyscs
dc.subjectoteplovací zkouškacs
dc.subjectměření účinnosti.cs
dc.subjectInverteren
dc.subjectH-bridgeen
dc.subjectLC-filteren
dc.subjectMOSFETen
dc.subjectpulse width modulationen
dc.subjectWien bridge oscillatoren
dc.subjectfast overcurrent protectionen
dc.subjectMaxwell Ansysen
dc.subjecttemperature testen
dc.subjectefficiency measurement.en
dc.titleJednofázový střídač s výstupními parametry 230 V / 50 Hz / 100 VAcs
dc.title.alternativeSingle-phase DC/AC converter with output parameters 230 V / 50 Hz / 100 VAen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2019-06-05cs
dcterms.modified2019-06-06-07:40:32cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid117498en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:35:13en
sync.item.modts2025.01.15 16:22:19en
thesis.disciplineSilnoproudá elektrotechnika a výkonová elektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav výkonové elektrotechniky a elektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
4.45 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
662.45 KB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_117498.html
Size:
5.08 KB
Format:
Hypertext Markup Language
Description:
file review_117498.html
Collections