Návrh a realizace platformy pro řízení měniče typu LLC se širokým rozsahem vstupního napájecího napětí pomocí obvodu FPGA

but.committeedoc. Ing. Lukáš Fujcik, Ph.D. (předseda) doc. Ing. František Urban, CSc. (místopředseda) doc. Ing. Roman Šotner, Ph.D. (člen) Ing. Jan Prášek, Ph.D. (člen) Ing. Roman Prokop, Ph.D. (člen)cs
but.defenceStudentka seznámila státní zkušební komisi s cíli a řešením závěrečné vysokoškolské práce a zodpověděla otázky a připomínky oponenta. Student dále odpověděl na otázky komise: Jak byste zhodnotil výhody a nevýhody LLC a LCC měničů? Zkoumal jste velikost statických a dynamických ztrát? Jaký je rozdíl mezi PFM a PWM? Řešil jste EMC navrženého obvodu?cs
but.jazykčeština (Czech)
but.programMikroelektronikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorProkop, Romancs
dc.contributor.authorPokorný, Ondřejcs
dc.contributor.refereeLevek, Vladimírcs
dc.date.created2024cs
dc.description.abstractTato diplomová práce se zabývá emulací řízení měniče typu LLC s širokým vstupním rozsahem napětí pomocí vytvořené emulační platformy. První část práce je zaměřena na návrh rezonančních měničů s širokým vstupním rozsahem napětí. Na základě teoretických poznatků je provedena úprava emulačního LLC měniče, která je zakončená simulací, při níž byla ověřena správnost návrhu a splnění parametru ZVS v celém rozsahu vstupního napětí. V navazující části práce je proveden rozbor problematiky řízení rezonančních měničů, přesněji potom rezonančních měničů typu LLC. Získané poznatky jsou použity pro návrh nové emulační platformy, která bude sloužit pro emulaci řízení měničů LLC s širokým vstupním rozsahem napětí. Závěrečná část se zaměřuje na vytvoření emulačního programu pro FPGA v jazyce SystemVerilog. Práce je zakončená ověřením funkčnosti emulace na fyzickém hardwaru.cs
dc.description.abstractThis master’s thesis deals with the emulation of LLC converter control with a wide input voltage range using a created emulation platform. The first part of this work is focused on the design of resonant converters with a wide input voltage range. Based on theoretical knowledge, an adjustment of the emulation LLC converter is made. The converter modification is concluded with a simulation, where the correctness of the design and the fulfillment of the ZVS parameter in the entire input voltage range are verified. In the next part of the work, an analysis of the control issues of resonant converters, more precisely LLC type resonant converters, is carried out. The acquired knowledge is used for the design of a new emulation platform, which will serve for the emulation of LLC converter control with a wide input voltage range. The last part of the work is the creation of an emulation program for FPGA in SystemVerilog language. The work is concluded by verifying the functionality of the emulation on physical hardware.en
dc.description.markAcs
dc.identifier.citationPOKORNÝ, O. Návrh a realizace platformy pro řízení měniče typu LLC se širokým rozsahem vstupního napájecího napětí pomocí obvodu FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2024.cs
dc.identifier.other159944cs
dc.identifier.urihttp://hdl.handle.net/11012/246039
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectLLC měničcs
dc.subjectřízenícs
dc.subjectsimulacecs
dc.subjectnávrhcs
dc.subjectemulacecs
dc.subjectrozsah napětícs
dc.subjectsnímánícs
dc.subjectprogramcs
dc.subjecttestovánícs
dc.subjectLLC inverteren
dc.subjectcontrolen
dc.subjectsimulationen
dc.subjectdesignen
dc.subjectemulationen
dc.subjectvoltage rangeen
dc.subjectsensingen
dc.subjectprogramen
dc.subjecttestingen
dc.titleNávrh a realizace platformy pro řízení měniče typu LLC se širokým rozsahem vstupního napájecího napětí pomocí obvodu FPGAcs
dc.title.alternativeDesign and implementation of a platform for control LLC-type inverter with a wide input supply voltage range using a FPGA circuiten
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2024-06-05cs
dcterms.modified2024-06-06-09:13:17cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid159944en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 14:41:50en
sync.item.modts2025.01.15 19:59:27en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
15.11 MB
Format:
Adobe Portable Document Format
Description:
file final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
5.25 MB
Format:
Unknown data format
Description:
file appendix-1.zip
Loading...
Thumbnail Image
Name:
review_159944.html
Size:
8.12 KB
Format:
Hypertext Markup Language
Description:
file review_159944.html
Collections