Akcelerace evolučního návrhu obvodů na úrovni tranzistorů na platformě Zynq

but.committeedoc. Ing. Zdeněk Kotásek, CSc. (předseda) prof. RNDr. Milan Češka, CSc. (místopředseda) Ing. Michal Bidlo, Ph.D. (člen) doc. Ing. Jiří Jaroš, Ph.D. (člen) doc. Ing. Stanislav Racek, CSc. (člen) prof. Ing. Miroslav Švéda, CSc. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm " A ". Otázky u obhajoby: Jakým způsobem je specifikováno chování obvodů, jejichž realizaci má vytvořit CGP? Vysvětlete význam osy y označené Úspěch. Kdy je jeden běh CGP považován za úspěšný? Uvádíte, že funkce evolučně navržených obvodů byla ověřena v simulátoru ngspice. Ověřoval jste tyto obvody i pro jiné frekvence a pořadí vstupních vektorů, než bylo definováno ve fitness funkci? Považujete získané výsledky za využitelné i v praxi, tj. i jinak než pro vědecké účely?cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorVašíček, Zdeněkcs
dc.contributor.authorMrázek, Vojtěchcs
dc.contributor.refereeSekanina, Lukášcs
dc.date.accessioned2018-10-21T20:55:35Z
dc.date.available2018-10-21T20:55:35Z
dc.date.created2014cs
dc.description.abstractCílem této práce je návrh a realizace hardwarové jednotky umožňující automatickou syntézu integrovaných obvodů na úrovni tranzistorů. Práce je rozdělena na dvě části. První, teoretická část, se věnuje metodám návrhu obvodů s MOSFET tranzistory a problematice evolučních algoritmů. Dále rozebírá aktuální výsledky výzkumu v této oblasti a navazuje popisem nového přístupu evolučního návrhu a optimalizace číslicových obvodů na úrovni tranzistorů. Následující část se zabývá popisem hardwarové jednotky, která tuto novou metodu akceleruje na obvodu Zynq integrující procesor ARM a programovatelnou logiku. Funkčnost metody je prezentována na optimalizaci vícevstupých obvodů. Hardwarová jednotka byla využita v evolučním návrhu dvou a třívstupých hradel.cs
dc.description.abstractThe goal of this project is to design a hardware unit that is designed to accelerate evolutionary design of digital circuits on transistor level. The project is divided to two parts. The first one describes design methods of the MOSFET circuits and issues of evolutionary algorithms. It also analyses current results in this domain and provides a new method for the design and optimization. The second part describes proposed unit that accelerates the new method on the circuit Zynq which integrates ARM processor and programmable logic. The new method functionality has been empirically analysed in the task of optimization of few circuits with more inputs. The hardware unit has been tested for designing of gates on transistor level.en
dc.description.markAcs
dc.identifier.citationMRÁZEK, V. Akcelerace evolučního návrhu obvodů na úrovni tranzistorů na platformě Zynq [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2014.cs
dc.identifier.other79941cs
dc.identifier.urihttp://hdl.handle.net/11012/53266
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectevoluční algoritmycs
dc.subjectkartézské genetické programovánícs
dc.subjectMOSFET tranzistorycs
dc.subjecttransistorová úroveňcs
dc.subjectakceleracecs
dc.subjectZynqcs
dc.subjectARMcs
dc.subjectevolutionary algorithmsen
dc.subjectcartesian genetic programmingen
dc.subjectMOSFET tranzistorsen
dc.subjecttransistor levelen
dc.subjectaccelerationen
dc.subjectZynqen
dc.subjectARMen
dc.titleAkcelerace evolučního návrhu obvodů na úrovni tranzistorů na platformě Zynqcs
dc.title.alternativeAcceleration of Transistor-Level Evolutionary Design of Digital Circuits Using Zynqen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2014-06-26cs
dcterms.modified2020-05-10-16:11:46cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid79941en
sync.item.dbtypeZPen
sync.item.insts2021.11.10 14:16:25en
sync.item.modts2021.11.10 13:18:12en
thesis.disciplinePočítačové a vestavěné systémycs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
5.14 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_79941.html
Size:
1.48 KB
Format:
Hypertext Markup Language
Description:
review_79941.html
Collections