Generování náhodných čísel na platformě FPGA

but.committeedoc. Ing. Petr Mlýnek, Ph.D. (předseda) doc. Ing. Zdeněk Martinásek, Ph.D. (místopředseda) Mgr. Ondřej Woznica (člen) Ing. Pavel Vajsar, Ph.D. (člen) Bc. Jakub Duchoň, MSc (člen) Ing. Lukáš Benešl (člen)cs
but.defenceStudent prezentoval výsledky své práce a komise byla seznámena s posudky. Student obhájil bakalářskou práci a odpověděl na otázky členů komise a oponenta. Otázky: Implementace generuje nepřetržitě náhodná data s rychlostí 6848 Mb/s, ale rozhraní UART dosahuje rychlosti pouze 92160 bytů za sekundu. Většina vzorků proto musí být v reálném čase zahazována. Může to mít vliv na míru náhodnosti testovaných sekvencí? Z jakého důvodu je optimální taktovací frekvence pro generování náhodných čísel 214,3 MHz? Zmiňujete, že průměrná teplota FPGA byla 44°C. Jakým způsobem jste teplotu měřil?cs
but.jazykčeština (Czech)
but.programInformační bezpečnostcs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorDobiáš, Patrikcs
dc.contributor.authorPísek, Miroslavcs
dc.contributor.refereeJedlička, Petrcs
dc.date.accessioned2023-06-14T06:56:43Z
dc.date.available2023-06-14T06:56:43Z
dc.date.created2023cs
dc.description.abstractBakalářská práce se zabývá implementací hardwarového generátoru náhodných čísel na FPGA obvodu. Snaží se přiblížit základní architekturu a možnou konfiguraci FPGA. V teoretické části jsou dále popsány principy generátorů náhodných čísel a poté statistické testy, skrze které tyto generátory hodnotíme. V následující části jsou shrnuty a analyzovány dosavadní generátory určené pro platformy FPGA. Dále probíhá bližší měření volně dostupných TRNG. V konečné části je popis implementace vlastního generátoru náhodných čísel. Ověřovaní náhodnosti probíhá skrze sadu testů NIST STS.cs
dc.description.abstractThe bachelor's thesis deals with the implementation of a hardware random number generator on FPGA platform. It tries to explain the basic architecture and possible FPGA configuration. In the theoretical part, the principles of random number generators are further described and then the statistical tests through which we evaluate these generators. In the following section, the existing generators designed for FPGA platforms are summarized and analyzed. A closer measurement of freely available TRNG is also underway. In the final part, there is a description of the implementation of the own random number generator. Randomness verification takes place through the NIST statistical test suite.en
dc.description.markAcs
dc.identifier.citationPÍSEK, M. Generování náhodných čísel na platformě FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2023.cs
dc.identifier.other151209cs
dc.identifier.urihttp://hdl.handle.net/11012/210377
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectVHDLcs
dc.subjectgenerátor pravých náhodných číselcs
dc.subjectkruhové oscilátorycs
dc.subjecttestování náhodnostics
dc.subjectNIST STS.cs
dc.subjectFPGAen
dc.subjectVHDLen
dc.subjecttrue random number generatoren
dc.subjectring oscillatorsen
dc.subjectrandomness testingen
dc.subjectNIST STS.en
dc.titleGenerování náhodných čísel na platformě FPGAcs
dc.title.alternativeRandom number generation on FPGA platformen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2023-06-13cs
dcterms.modified2023-06-13-11:21:59cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid151209en
sync.item.dbtypeZPen
sync.item.insts2023.06.14 08:56:43en
sync.item.modts2023.06.14 08:13:09en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav telekomunikacícs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
5.33 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
5.69 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_151209.html
Size:
5.42 KB
Format:
Hypertext Markup Language
Description:
review_151209.html
Collections