Implementace umělé neuronové sítě do obvodu FPGA
but.committee | prof. Ing. Lubomír Hudec, DrSc. (předseda) doc. Ing. Ivan Szendiuch, CSc. (místopředseda) Ing. Břetislav Mikel, Ph.D. (člen) doc. Ing. Lukáš Fujcik, Ph.D. (člen) Ing. Ondřej Hégr, Ph.D. (člen) | cs |
but.defence | Student seznámil komisi s obsahem své diplomové práce, odpověděl na otázky oponenta a proběhla krátká diskuze. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Bohrn, Marek | cs |
dc.contributor.author | Čermák, Justin | cs |
dc.contributor.referee | Šteffan, Pavel | cs |
dc.date.created | 2011 | cs |
dc.description.abstract | Tato diplomová práce popisuje postup návrhu efektivně pracujícího obvodu umělé neuronové sítě v obvodu FPGA řady Virtex-5 s maximálním využitím možnosti paralelizace. Teoretická část obsahuje základní informace o umělých neuronových sítích, obvodech FPGA a jazyku VHDL. Praktická část popisuje použitý formát proměnných, vytváření nelineární funkce, princip výpočtu jednotlivých vrstev, nebo možnosti parametrického nastavení vytvořené umělé neuronové sítě. | cs |
dc.description.abstract | This master's thesis describes the design of effective working artificial neural network in FPGA Virtex-5 series with the maximum use of the possibility of parallelization. The theoretical part contains basic information on artificial neural networks, FPGA and VHDL. The practical part describes the used format of the variables, creating non-linear function, the principle of calculation the single layers, or the possibility of parameter settings generated artificial neural networks. | en |
dc.description.mark | C | cs |
dc.identifier.citation | ČERMÁK, J. Implementace umělé neuronové sítě do obvodu FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2011. | cs |
dc.identifier.other | 40804 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/1755 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | VHDL | cs |
dc.subject | FPGA | cs |
dc.subject | neuronová síť | cs |
dc.subject | neuron | cs |
dc.subject | Error Back Propagation | cs |
dc.subject | DSP48E | cs |
dc.subject | Block RAM | cs |
dc.subject | nelineární funkce | cs |
dc.subject | pevná řádová čárka | cs |
dc.subject | parametrizace | cs |
dc.subject | VHDL | en |
dc.subject | FPGA | en |
dc.subject | neural network | en |
dc.subject | neuron | en |
dc.subject | Error Back Propagation | en |
dc.subject | DSP48E | en |
dc.subject | Block RAM | en |
dc.subject | non-linear function | en |
dc.subject | fixed point | en |
dc.subject | parameter setting | en |
dc.title | Implementace umělé neuronové sítě do obvodu FPGA | cs |
dc.title.alternative | FPGA implementation of artificial neural network | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2011-06-07 | cs |
dcterms.modified | 2011-07-15-10:45:33 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 40804 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 11:24:55 | en |
sync.item.modts | 2025.01.16 00:48:36 | en |
thesis.discipline | Mikroelektronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 4 of 4
Loading...
- Name:
- final-thesis.pdf
- Size:
- 1 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- appendix-2.rar
- Size:
- 1.38 MB
- Format:
- Unknown data format
- Description:
- appendix-2.rar
Loading...
- Name:
- appendix-1.rar
- Size:
- 501.97 KB
- Format:
- Unknown data format
- Description:
- appendix-1.rar
Loading...
- Name:
- review_40804.html
- Size:
- 7 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_40804.html