Implementace umělé neuronové sítě do obvodu FPGA

but.committeeprof. Ing. Lubomír Hudec, DrSc. (předseda) doc. Ing. Ivan Szendiuch, CSc. (místopředseda) Ing. Břetislav Mikel, Ph.D. (člen) doc. Ing. Lukáš Fujcik, Ph.D. (člen) Ing. Ondřej Hégr, Ph.D. (člen)cs
but.defenceStudent seznámil komisi s obsahem své diplomové práce, odpověděl na otázky oponenta a proběhla krátká diskuze.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorBohrn, Marekcs
dc.contributor.authorČermák, Justincs
dc.contributor.refereeŠteffan, Pavelcs
dc.date.created2011cs
dc.description.abstractTato diplomová práce popisuje postup návrhu efektivně pracujícího obvodu umělé neuronové sítě v obvodu FPGA řady Virtex-5 s maximálním využitím možnosti paralelizace. Teoretická část obsahuje základní informace o umělých neuronových sítích, obvodech FPGA a jazyku VHDL. Praktická část popisuje použitý formát proměnných, vytváření nelineární funkce, princip výpočtu jednotlivých vrstev, nebo možnosti parametrického nastavení vytvořené umělé neuronové sítě.cs
dc.description.abstractThis master's thesis describes the design of effective working artificial neural network in FPGA Virtex-5 series with the maximum use of the possibility of parallelization. The theoretical part contains basic information on artificial neural networks, FPGA and VHDL. The practical part describes the used format of the variables, creating non-linear function, the principle of calculation the single layers, or the possibility of parameter settings generated artificial neural networks.en
dc.description.markCcs
dc.identifier.citationČERMÁK, J. Implementace umělé neuronové sítě do obvodu FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2011.cs
dc.identifier.other40804cs
dc.identifier.urihttp://hdl.handle.net/11012/1755
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectVHDLcs
dc.subjectFPGAcs
dc.subjectneuronová síťcs
dc.subjectneuroncs
dc.subjectError Back Propagationcs
dc.subjectDSP48Ecs
dc.subjectBlock RAMcs
dc.subjectnelineární funkcecs
dc.subjectpevná řádová čárkacs
dc.subjectparametrizacecs
dc.subjectVHDLen
dc.subjectFPGAen
dc.subjectneural networken
dc.subjectneuronen
dc.subjectError Back Propagationen
dc.subjectDSP48Een
dc.subjectBlock RAMen
dc.subjectnon-linear functionen
dc.subjectfixed pointen
dc.subjectparameter settingen
dc.titleImplementace umělé neuronové sítě do obvodu FPGAcs
dc.title.alternativeFPGA implementation of artificial neural networken
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2011-06-07cs
dcterms.modified2011-07-15-10:45:33cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid40804en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 11:24:55en
sync.item.modts2025.01.16 00:48:36en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-2.rar
Size:
1.38 MB
Format:
Unknown data format
Description:
appendix-2.rar
Loading...
Thumbnail Image
Name:
appendix-1.rar
Size:
501.97 KB
Format:
Unknown data format
Description:
appendix-1.rar
Loading...
Thumbnail Image
Name:
review_40804.html
Size:
7 KB
Format:
Hypertext Markup Language
Description:
file review_40804.html
Collections