HIL model elektromechanického systému
but.committee | doc. Ing. Bohumil Horák, Ph.D. (předseda) doc. Ing. Petr Blaha, Ph.D. (místopředseda) Ing. Tomáš Macho, Ph.D. (člen) Ing. Jan Pásek, CSc. (člen) Ing. Soňa Šedivá, Ph.D. (člen) | cs |
but.defence | Student obhájil diplomovou práci. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Blaha, Petr | cs |
dc.contributor.author | Malík, Lukáš | cs |
dc.contributor.referee | Bartík, Ondřej | cs |
dc.date.created | 2018 | cs |
dc.description.abstract | Tato diplomová práce se zabývá vytvořením modelu mechanického systému v jazyce Modelica a jeho použitím v prostředí LabVIEW. Úvod práce se zaměřuje na jazyk Modelica, programovací nástroj LabVIEW a standard Functional Mock-up Interface 2.0, což je standard pro výměnu a souběžnou simulaci dynamických modelů. Na základě Functional Mock-up Interface 2.0 byl vytvořen model elektromechanického systému. Následně byly prozkoumány možnosti exportování modelů do formátu Functional Mock-up Unit, do kterého byl také model uložen. Vygenerovaný model byl vložen do prostředí LabVIEW RealTime, kde byla ověřena funkčnost vytvořeného modelu. Nakonec bylo realizováno propojení instance Functional Mock-up Unit s LabVIEW FPGA tak, aby se CompactRIO jevilo jako HIL model elektromechanického systému. | cs |
dc.description.abstract | This diploma thesis deals with creation of elektromechanical model in Modelica language which is subsequently imported into LabVIEW environment. The Modelica language, LabVIEW graphical programming tool and Functional Mock-up Interface 2.0 standard are described in the introduction of this thesis. Functional Mock-up Interface is a tool independent standard witch, defines a standardized interface to ModelExchange and Co-simulation of complex system components. The model of electromechanical system was created based on Functional Mock-up Interface standard. Part of the work focuses on the Functional Mock-up Unit storage possibilities and LabVIEW support to import models of this type. The imported model was simulated and tested in this environment. Finally, the instance of Functional Mock-up Unit was connected with LabVIEW FPGA target for the purpose of model HIL simulation on CompactRIO platform. | en |
dc.description.mark | B | cs |
dc.identifier.citation | MALÍK, L. HIL model elektromechanického systému [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2018. | cs |
dc.identifier.other | 111019 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/80791 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Hardware-In-the-Loop | cs |
dc.subject | HIL | cs |
dc.subject | Functional Mock-up Interface | cs |
dc.subject | FMI | cs |
dc.subject | Functional Mock-up Unit | cs |
dc.subject | FMU | cs |
dc.subject | Modelica | cs |
dc.subject | Akauzální modelování | cs |
dc.subject | LabVIEW | cs |
dc.subject | ModelExchange | cs |
dc.subject | CompactRIO | cs |
dc.subject | FPGA | cs |
dc.subject | OpenModelica | cs |
dc.subject | Hardware-In-the-Loop | en |
dc.subject | HIL | en |
dc.subject | Functional Mock-up Interface | en |
dc.subject | FMI | en |
dc.subject | Functional Mock-up Unit | en |
dc.subject | FMU | en |
dc.subject | Modelica | en |
dc.subject | Acausal modeling | en |
dc.subject | LabVIEW | en |
dc.subject | ModelExchange | en |
dc.subject | CompactRIO | en |
dc.subject | FPGA | en |
dc.subject | OpenModelica | en |
dc.title | HIL model elektromechanického systému | cs |
dc.title.alternative | HIL model of electromechanical system | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2018-06-05 | cs |
dcterms.modified | 2018-06-08-11:09:49 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 111019 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:31:35 | en |
sync.item.modts | 2025.01.15 20:07:04 | en |
thesis.discipline | Kybernetika, automatizace a měření | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí techniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 3.02 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_111019.html
- Size:
- 8.45 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_111019.html