Vysokorychlostní akviziční systém
but.committee | prof. Ing. Stanislav Hanus, CSc. (předseda) doc. Ing. Roman Šotner, Ph.D. (místopředseda) prof. Ing. Milan Sigmund, CSc. (člen) Ing. Jiří Dřínovský, Ph.D. (člen) Ing. Michal Kubíček, Ph.D. (člen) doc. Ing. Jiří Masopust, CSc. (člen) doc. Ing. Ján Gamec, CSc. (člen) | cs |
but.defence | Student prezentuje výsledky a postupy řešení své diplomové práce. Následně odpovídá na dotazy vedoucího a oponenta práce a na dotazy členů zkušební komise. doc. Šotner: Jakou má takové zařízení spotřebu? Student udává předpokládanou spotřebu. prof. Hanus: Jak byla práce financována? Student udává, že financování zajišťovala firma. dr. Dřínovský: Ukažte na blokovém diagramu co jste realizoval? Student uvádí, které části zpracoval. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Kubíček, Michal | cs |
dc.contributor.author | Svoboda, Tomáš | cs |
dc.contributor.referee | Kováč, Michal | cs |
dc.date.created | 2018 | cs |
dc.description.abstract | Tato diplomová práce se zaměřuje na návrh vysokorychlostního akvizičního systému za použití obvodu FPGA a vysokorychlostního A/D převodníku s moderním rozhraním JESD204B. Vzhledem k požadované rychlosti vzorkování naráží práce na omezené možnosti dnešní součástkové základny. V práci je proto provedena studie trhu dnes dostupných obvodů a hotových modulů. Výsledný návrh je postaven na bázi dostupných vývojových modulů, pomocí kterých je dosaženo vzorkovací rychlosti až 5 GSa/s při 12bitovém rozlišení. Získaná data jsou zaslána do počítače přes rozhraní Ethernet za použití lwIP stacku a jádra TEMAC na procesoru Microblaze. | cs |
dc.description.abstract | This master's thesis is focused on the design of a highspeed aquizition system which is based on FPGA and a highspeed AD converter with modern JESD204B interface. Considering the requirements, such as high samplig rate, the current range of available devices is limited. Therefore the market overview of the modern IC and modules was made. The resulting design is based on available modules, so the rached sampling rate is up to 5 GSa/s with 12bits resolution. Data from measurement are send to PC via Ethernet which uses lwIp stack and TEMAC core on Microblaze proccessor. | en |
dc.description.mark | B | cs |
dc.identifier.citation | SVOBODA, T. Vysokorychlostní akviziční systém [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2018. | cs |
dc.identifier.other | 110449 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/80953 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | FPGA | cs |
dc.subject | AD převodník | cs |
dc.subject | ADC | cs |
dc.subject | Xilinx | cs |
dc.subject | JESD204B | cs |
dc.subject | Microblaze | cs |
dc.subject | lwIP | cs |
dc.subject | FPGA | en |
dc.subject | AD converter | en |
dc.subject | ADC | en |
dc.subject | Xilinx | en |
dc.subject | JESD204B | en |
dc.subject | Microblaze | en |
dc.subject | lwIP | en |
dc.title | Vysokorychlostní akviziční systém | cs |
dc.title.alternative | High speed acquisition system | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2018-06-05 | cs |
dcterms.modified | 2018-06-08-11:09:55 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 110449 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:33:30 | en |
sync.item.modts | 2025.01.17 10:41:48 | en |
thesis.discipline | Elektronika a sdělovací technika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav radioelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 4.86 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_110449.html
- Size:
- 7.54 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_110449.html