Vývoj RGB kamery s vysokým rozlišením

Loading...
Thumbnail Image

Date

Authors

Madeja, Jiří

Mark

B

Journal Title

Journal ISSN

Volume Title

Publisher

Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií

ORCID

Abstract

Tato práce se zabývá výběrem vhodného obrazového snímače pro použití v kameře snímající rostliny ve vysokém rozlišení a návrhem vhodného obvodu pro propojení vybraného snímače (SONY IMX253) s vývojovou deskou Avnet MicroZed. Tato práce pojednává o jednotlivých parametrech obrazových snímačů podle kterých je vybírán vhodný obrazový snímač. Je vysvětlen proces výběru vhodného obrazového snímače a podrobněji popsány parametry vybraného snímače. Je naznačena problematika návrhu elektroniky a plošných spojů z hlediska požadavků vysokorychlostních obvodů a citlivých a specifických součástek jako je obrazový snímač. Je nastíněna konfigurace a programování obvodu Xilinx Zynq a nakonec je provedeno zjednodušené teoretické ověření funkčnosti navrženého modulu.
This thesis deals with a selection of a suitable image sensor for an application in a high resolution plant scanning camera and a design of a suitable electronic circuit for connecting the selected sensor (SONY IMX253) with the Avnet MicroZed development board. The thesis discusses various image sensor parameters relevant to the selection of the suitable image sensor. The example of a process of the suitable image sensor selection is demonstrated and the selected sensor parameters are analyzed in detail. The circuit design and printed circuit board design problematics of high-speed circuits and sensitive and specific components such as the image sensor are indicated. A configuration and programming of the Xilinx Zynq SoC is outlined and eventually, a simple theoretical verification of designed module is executed.

Description

Citation

MADEJA, J. Vývoj RGB kamery s vysokým rozlišením [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2017.

Document type

Document version

Date of access to the full text

Language of document

en

Study field

Telekomunikační a informační technika

Comittee

doc. Ing. Rastislav Róka, Ph.D. (předseda) doc. Ing. Petr Mlýnek, Ph.D. (místopředseda) Ing. Pavel Pirohovič (člen) doc. Ing. Leoš Boháč, Ph.D. (člen) Ing. Jiří Přinosil, Ph.D. (člen) Ing. Ondřej Krajsa, Ph.D. (člen)

Date of acceptance

2017-06-07

Defence

Je možné pripojiť hodinový signál na bežný I/O vstup FPGA, ktorý na to nie je určený? Aké sú tam problémy? V práci som sa dočítal, že existujú i špeciálne hodinové výstupy z FPGA. Je to tak? Keď sa poprehadzujú signály vinou nesprávneho typu konektora ako to bolo v tomto prípade, napr. v prípade LVDS diferenčného páru, ak by boli opačne otočené diferenčné vstupy FPGA (P na N a opačne), je možné to vyriešiť v FPGA?

Result of defence

práce byla úspěšně obhájena

DOI

Collections

Endorsement

Review

Supplemented By

Referenced By

Citace PRO