Analyzátor sběrnice s hradlovým polem Spartan 3
but.committee | prof. Ing. Karel Hájek, CSc. (předseda) prof. Ing. Petr Vavřín, DrSc. (místopředseda) Ing. Pavel Kučera, Ph.D. (člen) doc. Ing. Ludvík Bejček, CSc. (člen) Ing. Petr Honzík, Ph.D. (člen) | cs |
but.defence | Student obhájil diplomovou práci. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Bradáč, Zdeněk | cs |
dc.contributor.author | Galia, Jan | cs |
dc.contributor.referee | Valach, Soběslav | cs |
dc.date.created | 2013 | cs |
dc.description.abstract | Předkládaná práce popisuje návrh a realizaci analyzátoru sběrnic. Tento analyzátor je naprogramován v hradlovém poli rodiny Spartan-3AN XC3S50AN. Návrh obsahuje paralelní paměť SRAM a grafický LCD displej. Výstup dat je realizován pomocí rozhraní USB, paměťové karty microSD a VGA. Také je popsáno použití softwarového procesoru PicoBlaze pro ovládání LCD displeje a uživatelského rozhraní. V poslední části je představena testovací aplikace realizující analýzu komunikace 8bitového procesoru a připojeného alfanumerického displeje a jsou diskutovány výsledky. | cs |
dc.description.abstract | This thesis deals with designing and realisation of a bus analyzer. The analyzer is programmed into Spartan-3AN XC3S50AN programmable logic device. The design includes a SRAM parallel memory and a graphical LCD display. Data output is realized through USB, microSD memory card and VGA. The thesis also describes the use of a software microprocessor PicoBlaze for the control of the LCD display and user interface. The last part deals with a test application using an 8-bit microcontroller connected to an alphanumeric display and a discussion over the results. | en |
dc.description.mark | B | cs |
dc.identifier.citation | GALIA, J. Analyzátor sběrnice s hradlovým polem Spartan 3 [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2013. | cs |
dc.identifier.other | 66299 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/27932 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Analyzátor sběrnic | cs |
dc.subject | FPGA | cs |
dc.subject | Spartan-3AN | cs |
dc.subject | LCD | cs |
dc.subject | PicoBlaze | cs |
dc.subject | VHDL | cs |
dc.subject | VGA | cs |
dc.subject | Bus analyzer | en |
dc.subject | FPGA | en |
dc.subject | Spartan-3AN | en |
dc.subject | LCD | en |
dc.subject | PicoBlaze | en |
dc.subject | VHDL | en |
dc.subject | VGA | en |
dc.title | Analyzátor sběrnice s hradlovým polem Spartan 3 | cs |
dc.title.alternative | Bus analyzer with Spartan 3 | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2013-06-11 | cs |
dcterms.modified | 2013-06-14-10:16:22 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 66299 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:10:46 | en |
sync.item.modts | 2025.01.17 11:47:56 | en |
thesis.discipline | Kybernetika, automatizace a měření | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí techniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 4.88 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_66299.html
- Size:
- 4.92 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_66299.html