Návrh operačního zesilovače s potlačením vstupní napěťové nesymetrie metodou chopping v technologii CMOS

but.committeedoc. Ing. Jiří Háze, Ph.D. (předseda) prof. Ing. Jiří Kazelle, CSc. (místopředseda) doc. Ing. Vilém Kledrowetz, Ph.D. (člen) Ing. Vojtěch Dvořák, Ph.D. (člen) Ing. Josef Skácel (člen)cs
but.defenceStudent seznámil státní zkušební komisi s řešením své diplomové práce a odpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise: V kapitole 4.6 zabývající se kompenzací parazitních jevů ve spínači CMOS píšete, že použití plně diferenční struktury je nejefektivnější způsobem potlačení zmíněných parazitních jevů. Proč jste se dále nezabýval návrhem plně diferenční struktury? V kapitole 4.7 píšete, že jste zvolil tranzistory s nejmenší možnou délkou a šířkou hradla kvůli minimalizaci injekce náboje a pronikání hodinového signálu. Zkoumal jste, zda odpor takového spínače není příliš velký? Porovnání IN+ a IN-. Pronikání hodinového signálu.cs
but.jazykčeština (Czech)
but.programMikroelektronikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorProkop, Romancs
dc.contributor.authorGaži, Dominikcs
dc.contributor.refereeKledrowetz, Vilémcs
dc.date.created2023cs
dc.description.abstractTato práce se zabývá návrhem chopper topologie pro potlačení vstupní napěťové nesymetrie operačního zesilovače. Práce obsahuje přehled nepřesností vyskytujících se v operačním zesilovači i metody jejich prevence. Hlavním cílem praktické části je design operačního zesilovače použitého k zesílení a útlumu, a spínačů, které jsou použity ve finálním zapojení a ověření jejich funkce v simulačním prostředí Cadence Virtuoso. V návrhu byla použita technologie CMOS 0.25 m.cs
dc.description.abstractThe thesis provides the design of a chopper operational amplifier topology focused on correcting input offset. The thesis contains an overview of inaccuracies which occur in op-amps, as well as methods preventing them. Focus of the practical part is designing an op-amp used for amplification and filtering and switches, which are connected into a final circuit and verifying their functionality in simulation environment Cadence Virtuoso. The design is using CMOS 0.25 m technology.en
dc.description.markCcs
dc.identifier.citationGAŽI, D. Návrh operačního zesilovače s potlačením vstupní napěťové nesymetrie metodou chopping v technologii CMOS [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2023.cs
dc.identifier.other152467cs
dc.identifier.urihttp://hdl.handle.net/11012/213810
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectAnalogový návrhcs
dc.subjectoperační zesilovačcs
dc.subjectchoppingcs
dc.subjectchopper zesilovačcs
dc.subjectoffsetcs
dc.subjectnapěťová nesymetriecs
dc.subjecttechnologie CMOScs
dc.subjectauto-zeroingcs
dc.subjectaktivní filter s dolní propustícs
dc.subjectAnalog IC designen
dc.subjectoperational amplifieren
dc.subjectchoppingen
dc.subjectchopper amplifieren
dc.subjectoffseten
dc.subjectCMOS technologyen
dc.subjectauto-zeroingen
dc.subjectactive low-pass filteren
dc.titleNávrh operačního zesilovače s potlačením vstupní napěťové nesymetrie metodou chopping v technologii CMOScs
dc.title.alternativeDesign of chopper operational amplifier with input offset reduction in CMOS technologyen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2023-08-25cs
dcterms.modified2023-08-25-12:29:52cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid152467en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 14:41:05en
sync.item.modts2025.01.17 11:45:17en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
8.22 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_152467.html
Size:
5.31 KB
Format:
Hypertext Markup Language
Description:
file review_152467.html
Collections