Systém pro zpracování dat z polí paměťových karet

but.committeedoc. Ing. Jiří Vaněk, Ph.D. (předseda) Ing. Roman Prokop, Ph.D. (místopředseda) Ing. Zdenka Rozsívalová (člen) doc. Ing. Petr Vyroubal, Ph.D. (člen) Ing. Jiří Starý, Ph.D. (člen)cs
but.defenceStudent seznámil komisi s řešením své diplomové práce. otázky oponenta: Proč byl pro vaši aplikaci použit obvod FPGA, který zmiňujete na str. 15, kap. 4, druhý odstavec? Jsou nějaká omezení pro multiplikaci modulů karet?cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorFujcik, Lukášcs
dc.contributor.authorJanůš, Tomášcs
dc.contributor.refereeHáze, Jiřícs
dc.date.created2016cs
dc.description.abstractPředkládaná práce se zabývá návrhem multiplikátoru paměťových karet. Základním zaměřením práce je analýza jednotlivých součástí systému a úprava stávajícího řešení. Analýza popisuje dosavadní řešení multiplikátoru a zabývá se možnostmi jednotlivých dílčích částí. Úprava stávajícího řešení obsahuje definice a postupy návrhu jednotlivých součástí multiplikátoru k dosažení optimálního výkonu. Ovládání multiplikátoru je plně řízeno pomocí PC.cs
dc.description.abstractThe submitted thesis is concerned with a design of the multiplicator of memory cards. The basic focus of this thesis is the analysis of individual system components and adjustment of the existing arrangement. The analysis describes the existing arrangement of the multiplicator and deals with the potential of individual components. Adjustment of the existing arrangement includes definitions and processes of the individual multiplicator components design to the achievement of optimal performance. Operating of the multiplicator is fully controlled by a PC.en
dc.description.markBcs
dc.identifier.citationJANŮŠ, T. Systém pro zpracování dat z polí paměťových karet [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016.cs
dc.identifier.other94007cs
dc.identifier.urihttp://hdl.handle.net/11012/59871
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectSpartan 6cs
dc.subjectArduino DUEcs
dc.subjectN2M400FDA311A30cs
dc.subjecteMMCcs
dc.subjectUM232Hcs
dc.subjectMojo v3cs
dc.subjectFPGAen
dc.subjectSpartan 6en
dc.subjectArduino DUEen
dc.subjectN2M400FDA311A30en
dc.subjecteMMCen
dc.subjectUM232Hen
dc.subjectMojo v3en
dc.titleSystém pro zpracování dat z polí paměťových karetcs
dc.title.alternativeData system processing for memory card arraysen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2016-06-07cs
dcterms.modified2016-08-31-11:34:03cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid94007en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:24:27en
sync.item.modts2025.01.15 13:19:46en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.66 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.rar
Size:
7.94 MB
Format:
Unknown data format
Description:
appendix-1.rar
Loading...
Thumbnail Image
Name:
review_94007.html
Size:
6.08 KB
Format:
Hypertext Markup Language
Description:
file review_94007.html
Collections