Systém pro zpracování dat z polí paměťových karet
but.committee | doc. Ing. Jiří Vaněk, Ph.D. (předseda) Ing. Roman Prokop, Ph.D. (místopředseda) Ing. Zdenka Rozsívalová (člen) doc. Ing. Petr Vyroubal, Ph.D. (člen) Ing. Jiří Starý, Ph.D. (člen) | cs |
but.defence | Student seznámil komisi s řešením své diplomové práce. otázky oponenta: Proč byl pro vaši aplikaci použit obvod FPGA, který zmiňujete na str. 15, kap. 4, druhý odstavec? Jsou nějaká omezení pro multiplikaci modulů karet? | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Fujcik, Lukáš | cs |
dc.contributor.author | Janůš, Tomáš | cs |
dc.contributor.referee | Háze, Jiří | cs |
dc.date.created | 2016 | cs |
dc.description.abstract | Předkládaná práce se zabývá návrhem multiplikátoru paměťových karet. Základním zaměřením práce je analýza jednotlivých součástí systému a úprava stávajícího řešení. Analýza popisuje dosavadní řešení multiplikátoru a zabývá se možnostmi jednotlivých dílčích částí. Úprava stávajícího řešení obsahuje definice a postupy návrhu jednotlivých součástí multiplikátoru k dosažení optimálního výkonu. Ovládání multiplikátoru je plně řízeno pomocí PC. | cs |
dc.description.abstract | The submitted thesis is concerned with a design of the multiplicator of memory cards. The basic focus of this thesis is the analysis of individual system components and adjustment of the existing arrangement. The analysis describes the existing arrangement of the multiplicator and deals with the potential of individual components. Adjustment of the existing arrangement includes definitions and processes of the individual multiplicator components design to the achievement of optimal performance. Operating of the multiplicator is fully controlled by a PC. | en |
dc.description.mark | B | cs |
dc.identifier.citation | JANŮŠ, T. Systém pro zpracování dat z polí paměťových karet [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016. | cs |
dc.identifier.other | 94007 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/59871 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | FPGA | cs |
dc.subject | Spartan 6 | cs |
dc.subject | Arduino DUE | cs |
dc.subject | N2M400FDA311A30 | cs |
dc.subject | eMMC | cs |
dc.subject | UM232H | cs |
dc.subject | Mojo v3 | cs |
dc.subject | FPGA | en |
dc.subject | Spartan 6 | en |
dc.subject | Arduino DUE | en |
dc.subject | N2M400FDA311A30 | en |
dc.subject | eMMC | en |
dc.subject | UM232H | en |
dc.subject | Mojo v3 | en |
dc.title | Systém pro zpracování dat z polí paměťových karet | cs |
dc.title.alternative | Data system processing for memory card arrays | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2016-06-07 | cs |
dcterms.modified | 2016-08-31-11:34:03 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 94007 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:24:27 | en |
sync.item.modts | 2025.01.15 13:19:46 | en |
thesis.discipline | Mikroelektronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 2.66 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- appendix-1.rar
- Size:
- 7.94 MB
- Format:
- Unknown data format
- Description:
- appendix-1.rar
Loading...
- Name:
- review_94007.html
- Size:
- 6.08 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_94007.html