FPGA IP jádro pro příjem dat z obrazových senzorů Sony IMX

but.committeeprof. Ing. Jaroslav Boušek, CSc. (předseda) doc. Ing. František Urban, CSc. (místopředseda) doc. Ing. Ivan Szendiuch, CSc. (člen) Ing. Roman Prokop, Ph.D. (člen) Ing. Marián Pristach, Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi s cíli a řešením závěrečné vysokoškolské práce a zodpověděl otázky a připomínky oponenta. Dále zodpověděl otázky členů komise: Jak probíhá přenos na fyzické úrovni SLVS-EC? Bylo zvažována možnost pro prvotní testování využít nějaký existující FPGA kit? Proč nebyla verifikace provedena v unifikovaném prostředí např. v SystemVerilogu?cs
but.jazykčeština (Czech)
but.programMikroelektronikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKubíček, Michalcs
dc.contributor.authorMusil, Milancs
dc.contributor.refereeKováč, Michalcs
dc.date.created2022cs
dc.description.abstractPráce se zabývá implementací rozhraní SLVS-EC do FPGA. Toto rozhraní je využíváno u nových obrazových senzorů firmy SONY pro vysokorychlostní přenos dat. V úvodu práce se nachází popis rozhraní, jeho možné konfigurace a porovnání s doposud využívaným rozhraním sub LVDS. Následuje výběr vhodného MPSoC s architekturou Zynq Ultrascale+ s ohledem na jeho hardwarové prostředky pro příjem vysokorychlostního signálu. Hlavní část práce se zabývá návrhem přijímače pro rozhraní SLVS-EC a dekódováním přijatých dat. Surová obrazová data jsou následně ukládána do externí RAM paměti. V závěru práce je popsán zvolený princip testování dílčích částí i celkového designu.cs
dc.description.abstractThe diploma thesis deals with the implementation of the SLVS-EC interface into the FPGA. This interface is used in new SONY’s image sensors for high-speed data transmission. The introduction contains a description of the interface, its possible configurations and comparison with the sub LVDS interface used so far. This is followed by the selection of a suitable MPSoC with the Zynq Ultrascale+ architecture with focus to its hardware resources for receiving a high/speed signal. The main part of this thesis deals with the design of receiver for the SLVS-EC interface and decoding of the data. The raw image data is then stored in external RAM. At the end of this thesis is described the chosen methods of testing partial parts and overall design.en
dc.description.markEcs
dc.identifier.citationMUSIL, M. FPGA IP jádro pro příjem dat z obrazových senzorů Sony IMX [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2022.cs
dc.identifier.other142429cs
dc.identifier.urihttp://hdl.handle.net/11012/204842
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectSLVS-ECcs
dc.subjectsub LVDScs
dc.subjectAXIcs
dc.subjectSONYcs
dc.subjectIMXcs
dc.subjectobrazový senzorcs
dc.subjectMPSoCcs
dc.subjectFPGAcs
dc.subjectSLVS-ECen
dc.subjectsub LVDSen
dc.subjectAXIen
dc.subjectSONYen
dc.subjectIMXen
dc.subjectimage sensoren
dc.subjectMPSoCen
dc.subjectFPGAen
dc.titleFPGA IP jádro pro příjem dat z obrazových senzorů Sony IMXcs
dc.title.alternativeFPGA IP core for Sony IMX sensor interfaceen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2022-06-07cs
dcterms.modified2022-06-10-08:58:54cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid142429en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 14:30:40en
sync.item.modts2025.01.15 14:54:28en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
4.57 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_142429.html
Size:
5.8 KB
Format:
Hypertext Markup Language
Description:
file review_142429.html
Collections