Inference neuronové sítě na zařízení ZYNQ
but.committee | prof. Ing. Lukáš Sekanina, Ph.D. (předseda) Ing. Marcela Zachariášová, Ph.D. (člen) Ing. Zdeněk Materna, Ph.D. (člen) Ing. Miloš Musil, Ph.D. (člen) doc. Mgr. Lukáš Holík, Ph.D. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm A. | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Mrázek, Vojtěch | cs |
dc.contributor.author | Masár, Filip | cs |
dc.contributor.referee | Bidlo, Michal | cs |
dc.date.created | 2024 | cs |
dc.description.abstract | Neuronové sítě jsou stále populárnější. Inference se v dnešní době provádí nejen na výkonných grafických kartách, ale také na vestavěných systémech s nízkou spotřebou. Tato bakalářská práce zkoumá způsoby testování odolnosti systému proti poruchám na hardwarovém akcelerátoru neuronových sítí. Navrhuje použití FPGA pro zvýšení rychlosti experimentů s odolností proti poruchám. K dosažení tohoto cíle byl použit open-source akcelerátor NVDLA, který byl upraven tak, aby podporoval injektování poruch. Pro demonstraci navrhovaného řešení byla vypracována jednoduchá analýza odolnosti vůči poruchám pomocí sítě ResNet-18. | cs |
dc.description.abstract | Neural networks are becoming increasingly popular. Inference is now performed not only on high-end GPUs, but also on low-power embedded systems. This bachelor’s thesis explores ways to test fault tolerance on the hardware accelerator of neural networks. It propose the use of FPGAs to increase the performance of fault tolerance experiments. To achieve this goal, an open-source accelerator NVDLA was used and modified to support fault injection. Furthermore, an analysis of the fault tolerance of ResNet-18 is presented to demonstrate the proposed solution. | en |
dc.description.mark | A | cs |
dc.identifier.citation | MASÁR, F. Inference neuronové sítě na zařízení ZYNQ [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2024. | cs |
dc.identifier.other | 156344 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/247848 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Neuronová síť | cs |
dc.subject | FPGA | cs |
dc.subject | NVDLA | cs |
dc.subject | injekce poruch | cs |
dc.subject | odolnost proti poruchám | cs |
dc.subject | vestavěný systém | cs |
dc.subject | Neural network | en |
dc.subject | FPGA | en |
dc.subject | NVDLA | en |
dc.subject | fault injection | en |
dc.subject | fault tolerance | en |
dc.subject | embedded system | en |
dc.title | Inference neuronové sítě na zařízení ZYNQ | cs |
dc.title.alternative | Neural network inference on the ZYNQ | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2024-06-13 | cs |
dcterms.modified | 2024-06-17-08:45:59 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 156344 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.18 21:01:48 | en |
sync.item.modts | 2025.01.17 13:10:29 | en |
thesis.discipline | Informační technologie | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémů | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |