Využití techniky C2H při implementaci algoritmů pro FPGA
but.committee | prof. Dr. Ing. Alexandr Štefek, Dr. (předseda) prof. Ing. František Zezulka, CSc. (místopředseda) doc. Ing. Petr Beneš, Ph.D. (člen) doc. Ing. Petr Fiedler, Ph.D. (člen) prof. Ing. Pavel Václavek, Ph.D. (člen) Ing. Soběslav Valach (člen) | cs |
but.defence | Student obhájil diplomovou práci. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Valach, Soběslav | cs |
dc.contributor.author | Otisk, Libor | cs |
dc.contributor.referee | Bastl, Petr | cs |
dc.date.created | 2012 | cs |
dc.description.abstract | Tato práce se zabývá technikou C2H a jejím využití pří implementaci algoritmů pro FPGA. V rámci práce je implementováno s využitím C2H několik struktur číslicových filtrů FIR a IIR, u kterých je provedeno porovnání z hlediska využitých zdrojů FPGA, maximální frekvence, latence, složitosti implementace a získaného zrychlení vůči samotnému procesoru Nios II. Také je vytvořen příklad pro zpracování obrazu pomocí lokálních operátorů implementovaných s využitím C2H, umožňující zobrazení výsledného obrazu na LCD displeji. | cs |
dc.description.abstract | This thesis deals with utilizing C2H technique for implementation algorithm on FPGA. Several structures of digital filters FIR and IIR are implemented within this work with usage of C2H. For such a comparison is in terms of FPGA resources utilized, the maximum frequency, latency, complexity of implementation and acceleration obtained to Nios II processor itself. Example for image processing using local operators implemented using C2h is also created to display the result on the LCD. | en |
dc.description.mark | B | cs |
dc.identifier.citation | OTISK, L. Využití techniky C2H při implementaci algoritmů pro FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2012. | cs |
dc.identifier.other | 52567 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/17430 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | C2H | cs |
dc.subject | FPGA | cs |
dc.subject | akcelerátor | cs |
dc.subject | FIR | cs |
dc.subject | IIR | cs |
dc.subject | lokální operátor | cs |
dc.subject | C2H | en |
dc.subject | FPGA | en |
dc.subject | accelerator | en |
dc.subject | FIR | en |
dc.subject | IIR | en |
dc.subject | local operator | en |
dc.title | Využití techniky C2H při implementaci algoritmů pro FPGA | cs |
dc.title.alternative | IMPLEMENTING ALGORITHMS ON FPGA UTILIZING C2H TECHNIQUE | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2012-06-06 | cs |
dcterms.modified | 2012-06-07-18:01:19 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 52567 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:03:50 | en |
sync.item.modts | 2025.01.17 13:23:03 | en |
thesis.discipline | Kybernetika, automatizace a měření | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí techniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 1.53 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- review_52567.html
- Size:
- 5 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_52567.html