Vytvoření modelu procesoru AVR32
but.committee | prof. Ing. Lukáš Sekanina, Ph.D. (předseda) doc. RNDr. Jitka Kreslíková, CSc. (místopředseda) Ing. Tomáš Martínek, Ph.D. (člen) Ing. Jaroslav Rozman, Ph.D. (člen) Ing. Michal Španěl, Ph.D. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm C. Otázky u obhajoby: Na jak velké sadě testů proběhlo testování navrženého modelu? Co všechno je potřeba zohlednit při vytváření cycle-accurate modelu procesoru AVR32 v prostředí Codasip Studia? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Masařík, Karel | cs |
dc.contributor.author | Sarčák, Rostislav | cs |
dc.contributor.referee | Kajan, Michal | cs |
dc.date.accessioned | 2020-05-13T22:56:22Z | |
dc.date.available | 2020-05-13T22:56:22Z | |
dc.date.created | 2014 | cs |
dc.description.abstract | Tato práce se zabývá vytvořením instruction-accurate modelu procesoru AVR32 v jazyce CodAL pro popis architektur. V práci je popsána RISC architektura AVR32, způsob implementace modelu, testování a generování softwarových nástojů. Implementace modelu je realizována pomocí frameworku Codasip. V modelu je popsána instrukční sada procesoru. Výsledkem této práce je instruction-accurate model procesoru Atmel AVR32. | cs |
dc.description.abstract | This barchelor's thesis describe creation of AVR32 processor instruction-accurate model using CodAL language. In this thesis RISC AVR32 architecture, approach to implementation of the model, testing and generating of software toolchain is described. Model development is realized in Codasip framework. Model contains implementation of AVR32 instruction set. The result of this work is AVR32 processor instruction-accurate model. | en |
dc.description.mark | C | cs |
dc.identifier.citation | SARČÁK, R. Vytvoření modelu procesoru AVR32 [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2014. | cs |
dc.identifier.other | 79905 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/187500 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | model | cs |
dc.subject | ASIP | cs |
dc.subject | AVR32 | cs |
dc.subject | Atmel | cs |
dc.subject | CodAL | cs |
dc.subject | framework Codasip | cs |
dc.subject | model | en |
dc.subject | ASIP | en |
dc.subject | AVR32 | en |
dc.subject | Atmel | en |
dc.subject | CodAL | en |
dc.subject | framework Codasip | en |
dc.title | Vytvoření modelu procesoru AVR32 | cs |
dc.title.alternative | AVR32 Model Coreation | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2014-06-19 | cs |
dcterms.modified | 2020-05-10-16:11:44 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 79905 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2021.11.12 22:00:13 | en |
sync.item.modts | 2021.11.12 21:06:56 | en |
thesis.discipline | Informační technologie | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav informačních systémů | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |