Konstrukce audio výkonového zesilovače ve třídě D
but.committee | prof. Ing. Aleš Prokeš, Ph.D. (předseda) prof. Ing. Roman Maršálek, Ph.D. (místopředseda) doc. Ing. Jiří Blumenstein, Ph.D. (člen) doc. Ing. Petr Kadlec, Ph.D. (člen) doc. Dr. Ing. Pavel Horský (člen) Ing. Ivo Viščor, Ph.D. (člen) | cs |
but.defence | Student prezentuje výsledky a postupy řešení své bakalářské práce. Následně odpovídá na dotazy vedoucího a oponenta práce a na dotazy členů zkušební komise. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Brančík, Lubomír | cs |
dc.contributor.author | Fiala, Roman | cs |
dc.contributor.referee | Götthans, Tomáš | cs |
dc.date.created | 2014 | cs |
dc.description.abstract | Tento semestrální projekt se zabývá popisem výkonových nízkofrekvenčních zesilovačů ve třídě D a konkrétním návrhem zesilovače 2x100W ve třídě D. Navržený zesilovač obsahuje sigma-delta modulátor druhého řádu, u kterého je kvantizace řízena pouze zpožděním prvků modulátoru. Zapojení tedy neobsahuje zdroj hodinového signálu, který obvykle u sigma-delta modulátorů řídí kvantizaci. Součástí tohoto semestrálního projektu je také návrh spínaného zdroje, který slouží k napájení koncového stupně a předzesilovače. K návrhu a ověření některých částí zapojení byl využit program PSpice. Všechna navržená zapojení jsou zkonstruována a jsou změřeny jejich základní parametry. | cs |
dc.description.abstract | This semestral thesis describes class D low frequency power amplifiers and design of specific 2x100W class D power amplifier. The designed amplifier contains a second order sigma-delta modulator in which the quantization is controlled only by the delay of modulator components. This design does not include the clock generator which usually controls the quantization in sigma-delta modulators. This semestral thesis also includes design of a switched-mode power supply for the power amplifier and for the preamplifier. The PSpice program has been used for the design and verification of some sections of circuits. All designs have been built. Also basic parameters of completed circuits were measured. | en |
dc.description.mark | A | cs |
dc.identifier.citation | FIALA, R. Konstrukce audio výkonového zesilovače ve třídě D [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2014. | cs |
dc.identifier.other | 73148 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/33061 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Zesilovač | cs |
dc.subject | třída D | cs |
dc.subject | výkonový zesilovač | cs |
dc.subject | sigma-delta modulátor | cs |
dc.subject | předzesilovač | cs |
dc.subject | spínaný zdroj | cs |
dc.subject | simulace. | cs |
dc.subject | Amplifier | en |
dc.subject | class D | en |
dc.subject | power amplifier | en |
dc.subject | sigma-delta modulator | en |
dc.subject | preamplifier | en |
dc.subject | switching power supply | en |
dc.subject | simulation. | en |
dc.title | Konstrukce audio výkonového zesilovače ve třídě D | cs |
dc.title.alternative | Design of class-D audio power amplifier | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2014-06-17 | cs |
dcterms.modified | 2014-06-18-09:59:21 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 73148 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.16 13:29:13 | en |
sync.item.modts | 2025.01.15 18:10:04 | en |
thesis.discipline | Elektronika a sdělovací technika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav radioelektroniky | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |
Files
Original bundle
1 - 3 of 3
Loading...
- Name:
- final-thesis.pdf
- Size:
- 4.41 MB
- Format:
- Adobe Portable Document Format
- Description:
- file final-thesis.pdf
Loading...
- Name:
- appendix-1.zip
- Size:
- 816.07 KB
- Format:
- Unknown data format
- Description:
- file appendix-1.zip
Loading...
- Name:
- review_73148.html
- Size:
- 4.85 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_73148.html