Návrh vybrané části standardu IEEE 802.1Q

but.committeeprof. Ing. Jiří Kazelle, CSc. (předseda) prof. Ing. Jaroslav Boušek, CSc. (místopředseda) doc. Ing. Josef Šandera, Ph.D. (člen) doc. Ing. Petr Vyroubal, Ph.D. (člen) doc. Ing. Pavel Šteffan, Ph.D. (člen)cs
but.defenceStuden seznámil komisi s řešením své diplomové práce. Jaký je Váš podíl na vytvoření verifikačních modelů použitých v práci? Pracuje zařízení při teplotě pro kterou byla provedena časová analýza návrhu?cs
but.jazykslovenština (Slovak)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorFujcik, Lukášsk
dc.contributor.authorKliment, Filipsk
dc.contributor.refereePristach, Mariánsk
dc.date.created2018cs
dc.description.abstractTáto práca sa zaoberá sieťovými podštandardmi z kategórie TSN (IEEE 802.1Q), ktoré riešia prioritizáciu sieťovej prevádzku v TSN sieťach. Medzi tieto podštandardy patria 802.1QBV a 802.1QBU, ktoré boli detailnejšie popísané a porovnané z hľadiska priepustnosti a latencie. Podštandard 802.1QBU bol zvolený pre návrh implementácie do obvodu FPGA. Dizajn bol popísaný v jazyku VHDL. Navrhnutý dizajn bol overený simuláciami, s využitím samočinných testov. V práci sú zahrnuté aj výsledky syntézy a časovej analýzy.sk
dc.description.abstractThis thesis deals with network substandards from the TSN group (IEEE 802.1Q), which deal with prioritization of network traffic in TSN networks. These sub-standards include 802.1QBV and 802.1QBU, which have been described in more detail and compared in terms of network permeability and latency. Substandard 802.1QBU was chosen for the design implementation in FPGA. The design was described in VHDL. The devloped design was verified by simulations, using self-tests. The work includes synthesis and time analysis.en
dc.description.markCcs
dc.identifier.citationKLIMENT, F. Návrh vybrané části standardu IEEE 802.1Q [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2018.cs
dc.identifier.other112908cs
dc.identifier.urihttp://hdl.handle.net/11012/84288
dc.language.isoskcs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectEthernetsk
dc.subjectTSNsk
dc.subjectIEEEsk
dc.subjectOSIsk
dc.subjectMACsk
dc.subjectFrame preemptionsk
dc.subjectData Link Layersk
dc.subjectFPGAsk
dc.subjectVHDLsk
dc.subjectEtherneten
dc.subjectTSNen
dc.subjectIEEEen
dc.subjectOSIen
dc.subjectMACen
dc.subjectFrame preemptionen
dc.subjectData Link Layeren
dc.subjectFPGAen
dc.subjectVHDLen
dc.titleNávrh vybrané části standardu IEEE 802.1Qsk
dc.title.alternativeDesign of selected IEEE 802.1Q standard partsen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2018-08-30cs
dcterms.modified2018-08-30-13:18:03cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid112908en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:34:53en
sync.item.modts2025.01.15 19:56:29en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.12 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
11.64 KB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_112908.html
Size:
4.62 KB
Format:
Hypertext Markup Language
Description:
file review_112908.html
Collections