Návrh diferenčně diferenciálního zesilovače v technologii CMOS
Loading...
Date
Authors
ORCID
Advisor
Referee
Mark
C
Journal Title
Journal ISSN
Volume Title
Publisher
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
Abstract
Bakalárska práca sa zaoberá teoretickým rozborom parametrov a vlastností technológie CMOS, a jej využitím pri návrhu diferenčne diferenciálneho zosilňovača. Práca je zameraná na správanie MOS tranzistorov v rôznych pracovných režimoch v závislosti na veľkosti napätia UGS, tiež rozoberá pracovné režimy v závislosti na rozdieli napätí UDSsat a UDS. V závere teoretickej časti sú uvedené základné stavebné bloky operačných zosilňovačov. Praktický návrh je uskutočnený v prostredí Cadence Virtuoso s použitím technológie ONC25 (250 nm). Napájanie DDA je asymetrické s veľkosťou 5 V a sú využité tranzistory so štandardným prahovým napätím.
Bachelor’s thesis is focused on theoretical analysis of parameters and properties of CMOS technology, and its use for differentially difference amplifier design. The thesis is concentrated on MOS transistor behaviour in different work regimes depending on the voltage UGS, it is also covering work regimes in relation to difference of voltages UDSsat and UDS. In the end of theoretical part there are listed and briefly described basic building blocks for amplifiers. Design is carried out in Cadence Virtuoso environment using ONC25 (250 nm) technology. DDA is supplied by asymmetrical voltage of 5 V and for the design are used standard threshold transistors.
Bachelor’s thesis is focused on theoretical analysis of parameters and properties of CMOS technology, and its use for differentially difference amplifier design. The thesis is concentrated on MOS transistor behaviour in different work regimes depending on the voltage UGS, it is also covering work regimes in relation to difference of voltages UDSsat and UDS. In the end of theoretical part there are listed and briefly described basic building blocks for amplifiers. Design is carried out in Cadence Virtuoso environment using ONC25 (250 nm) technology. DDA is supplied by asymmetrical voltage of 5 V and for the design are used standard threshold transistors.
Description
Citation
SLANINKA, L. Návrh diferenčně diferenciálního zesilovače v technologii CMOS [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2023.
Document type
Document version
Date of access to the full text
Language of document
sk
Study field
bez specializace
Comittee
prof. Ing. Radimír Vrba, CSc. (předseda)
doc. Ing. Pavel Šteffan, Ph.D. (místopředseda)
prof. Ing. Jaromír Hubálek, Ph.D. (člen)
Ing. Michal Pavlík, Ph.D. (člen)
doc. Ing. Petr Křivík, Ph.D. (člen)
doc. Ing. Ivan Szendiuch, CSc. (člen)
Date of acceptance
2023-06-14
Defence
Student seznámil státní zkušební komisi s řešením své bakalářské práce. Zodpověděl otázky a připomínky oponenta. Dále odpověděl otázky komise: U násobičky máte uvedený logaritmus. Co vám tedy výjde na výstupu? Jaký vliv má teplota na použité diodě?
Result of defence
práce byla úspěšně obhájena
Document licence
Standardní licenční smlouva - přístup k plnému textu bez omezení