Paralelismus v číslicovém zpracování signálů
Loading...
Date
Authors
ORCID
Advisor
Referee
Mark
P
Journal Title
Journal ISSN
Volume Title
Publisher
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
Abstract
Dizertační práce je zaměřena na systémy pro číslicové zpracování signálů, jejich architekturu a možnosti vývoje softwaru. Text pojednává o základním rozdělení počítačových systémů z hlediska paralelního zpracování dat. Rovněž demonstruje chování nízkoúrovňových a vysokoúrovňových programovacích jazyků na vícejadrovém signálovém procesoru založeném na architektuře VLIW. Cílem dizertační práce je vytvořit nástroj, který může být použitý při implementaci DSP algoritmů na VLIW procesory s efektivností nízkoúrovňových programovacích jazyků, ale s výhodami vysokoúrovňových programovacích jazyků. Výsledkem je software, který využívá pro popis algoritmů graf signálových toků a generuje kód v jazyce symbolických adres.
The doctoral thesis is focused on the systems for digital signal processing, its architecture and possibilities of software development. The text discussed the basic classification of computer systems from the view of parallel processing. It also demonstrates the behavior of the low-level and high-level programming languages on the multicore digital signal processors based on VLIW architecture. The aim of the dissertation thesis is to develop a tool that can be used to implement any DSP algorithm on the any VLIW processor with efficiency of the low-level programming languages, but with the advantages of the highlevel programming languages. Result is the software that uses a signal-flow graph approach to describe an algorithm, and generates the low-level assembly code.
The doctoral thesis is focused on the systems for digital signal processing, its architecture and possibilities of software development. The text discussed the basic classification of computer systems from the view of parallel processing. It also demonstrates the behavior of the low-level and high-level programming languages on the multicore digital signal processors based on VLIW architecture. The aim of the dissertation thesis is to develop a tool that can be used to implement any DSP algorithm on the any VLIW processor with efficiency of the low-level programming languages, but with the advantages of the highlevel programming languages. Result is the software that uses a signal-flow graph approach to describe an algorithm, and generates the low-level assembly code.
Description
Citation
MEGO, R. Paralelismus v číslicovém zpracování signálů [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2023.
Document type
Document version
Date of access to the full text
Language of document
en
Study field
bez specializace
Comittee
doc. Ing. Martin Štumpf, Ph.D. (předseda)
prof. Ing. Peter Počta, PhD. (člen)
doc. Ing. Miroslav Hagara, PhD. (člen)
doc. Ing. Jiří Masopust, CSc. (člen)
prof. Ing. Aleš Prokeš, Ph.D. (člen)
prof. Roman Wyrzykowski - reviewer (člen)
Ing. Jitka Vágnerová, Ph.D. - reviewer (člen)
Date of acceptance
2023-07-28
Defence
Mr. Roman Mego has given his presentation through which he has informed the PhD jury with the main results of his PhD research on Parallelism in Digital Signal Processing (DSP). After a short introduction including the state-of-the-art in the field, Mr. Mego has presented the key achievements of his PhD research. Namely, he has presented his results concerning the software development efficiency with a focus on a new instruction mapping method for DSPs and its applications. By secret ballot, the members of the majority of the PhD jury has concluded that the objectives of the PhD research have been met. Therefore, the candidate has fullfilled all the conditions to be granted a PhD degree.
Result of defence
práce byla úspěšně obhájena
Document licence
Standardní licenční smlouva - přístup k plnému textu bez omezení