Laboratorní přípravek pro vývoj aplikací obvodů CPLD firmy Altera

but.committeeprof. Ing. Otakar Wilfert, CSc. (předseda) doc. Ing. Jiří Petržela, Ph.D. (místopředseda) doc. Ing. Jaromír Kolouch, CSc. (člen) doc. Dr. techn. Ing. Michal Ries (člen) prof. Ing. Miloš Klíma, CSc. (člen) doc. Ing. Milan Polívka, Ph.D. (člen)cs
but.defenceStudent prezentuje výsledky a postupy řešení své diplomové práce. Následně odpovídá na dotazy vedoucího a oponenta práce a dotazy členů zkušební komise.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKolouch, Jaromírcs
dc.contributor.authorGajdošík, Petrcs
dc.contributor.refereeobrany, Petr Bojda, Univerzitacs
dc.date.created2012cs
dc.description.abstractV diplomové práci se zaměřuji na návrh schematu laboratorního přípravku a prostudování způsobů programování obvodů CPLD firmy Altera. Přípravek slouží pro vývoj a demonstraci aplikací v obvodech CPLD firmy Altera. Přípravek je navržen pro programování kabely Altera a Presto (výrobce ASIX). Vstupní signály jsou realizovány soustavou přepínačů a tlačítek na desce. Stavy výstupů jsou zobrazovány na LED diodách, případně na připojeném multiplexním displeji. Uživatel má možnost připojit externí zařízení, přes externí vstupy. Práce je dále zaměřena na návrh desky plošných spojů laboratorního přípravku, následné výrobě, oživení přípravku a ověření kompatibility programátorů ALTERA a PRESTO. Závěr práce je zaměřen na práci s návrhovým prostředím QUARTUS II. Zejména se jedná o návod na práci se šablonami a simulací VHDL konstrukcí.cs
dc.description.abstractIn this thesis I aim at a design of the laboratory kit and study ways how to programme CPLD devices made by Altera company. The product is used for development and demonstration of applications in CPLD devices made by Altera company. The kit is designed for Altera programming cables and Presto (made by ASIX). Input signals are implemented by a set of switches and buttons on the board. Output states are displayed by LED diods, possibly connected to multiplex the display. The user can connect to external devices via external inputs. Thesis is also aimed at the design PCB of the laboratory kit, subsequent production, recovery and verification of compatibility ALTERA and PRESTO programmers. End of the thesis aims on working with the Quartus II design environment. In particular, it is a guide to working with templates and simulation of VHDL designs.en
dc.description.markAcs
dc.identifier.citationGAJDOŠÍK, P. Laboratorní přípravek pro vývoj aplikací obvodů CPLD firmy Altera [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2012.cs
dc.identifier.other52322cs
dc.identifier.urihttp://hdl.handle.net/11012/11375
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectLaboratorní přípravekcs
dc.subjectCPLDcs
dc.subjectAlteracs
dc.subjectJTAGcs
dc.subjectVHDLcs
dc.subjectQUARTUS II.cs
dc.subjectLaboratory kiten
dc.subjectCPLDen
dc.subjectAlteraen
dc.subjectJTAGen
dc.subjectVHDLen
dc.subjectQUARTUS II.en
dc.titleLaboratorní přípravek pro vývoj aplikací obvodů CPLD firmy Alteracs
dc.title.alternativeLaboratory kit for design work with Altera CPLD devicesen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2012-06-05cs
dcterms.modified2012-06-07-17:49:51cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid52322en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:02:26en
sync.item.modts2025.01.17 12:28:47en
thesis.disciplineElektronika a sdělovací technikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav radioelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
4.11 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
144.5 KB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_52322.html
Size:
5.86 KB
Format:
Hypertext Markup Language
Description:
file review_52322.html
Collections