Modelování HW designu v UGE

but.committeecs
but.defencecs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorSmrčka, Alešcs
dc.contributor.authorVarga, Ladislavcs
dc.contributor.refereeOčenášek, Pavelcs
dc.date.accessioned2020-05-13T22:55:43Z
dc.date.available2020-05-13T22:55:43Z
dc.date.created2007cs
dc.description.abstractPredmetom tejto práce bolo navrhnúť zásuvný modul pre program Univerzálny grafický editor, ktorý uživateľom umožní vytvárať návrh hardware. Návrh HW architektúry začína spravidla kreslením blokových schém navrhovaného systému. Návrh je potom zapísaný v niektorom z jazykov, slúžiacich pre popis hardware. Keďže implementácia návrhu v týchto jazykoch má modulárnu štruktúru, tzn. podobnú štruktúre blokovej schémy HW návrhu, je možné uvažovať o preklade schémy, ktorú v programe nakreslí vývojár, do zdrojového kódu jazyka pre popis hardware. Táto myšlienka má za cieľ uľahčiť návrhárom HW prácu, ktorá môže byť zautomatizovaná. Navrhnutý modul poskytuje prostriedky pre vytváranie HW schém a komponent na rôznej úrovni abstrakcie a interaktívne týmito úrovňami prechádzať. Modul tiež implementuje preklad nakreslenej HW schémy do kódu jazyka VHDL.cs
dc.description.abstractThe goal of this thesis is to create a plugin for application Universal graphic editor, which will allow users to design a hardware architecture. Design of hardware architecture usualy starts with drawing of block diagrams of system which is being developed. Next step is to transcribe this drawn design into some hardware description language (HDL). Since structure of hardware design written in HDL is modular, i.e. similar to the structure of its block diagram, it's possible to translate block diagram of hardware design into HDL source code. The point of this idea is to get rid of designer's work on re-writing the block diagram into HDL language, as this can be automated. Designed plugin allows users to create block diagrams and new hardware components on different layers and switch between these layers interactively. Modul also implements the translation of drawn diagram into VHDL source code.en
dc.description.markCcs
dc.identifier.citationVARGA, L. Modelování HW designu v UGE [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2007.cs
dc.identifier.other14943cs
dc.identifier.urihttp://hdl.handle.net/11012/187346
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectUniverzálny grafický editorcs
dc.subjectUGEcs
dc.subjectdynamicky linkované knižnicecs
dc.subjectzásuvný modulcs
dc.subjectgrafcs
dc.subjectnávrh hardwarecs
dc.subjectkreslenie schémcs
dc.subjectHW komponentycs
dc.subjectpreklad schémy do kódu VHDLcs
dc.subjectUniversal graphic editoren
dc.subjectUGEen
dc.subjectdynamic link librariesen
dc.subjectpluginen
dc.subjectgraphen
dc.subjectdiagramen
dc.subjecthardware designen
dc.subjectdiagram drawingen
dc.subjecthardware componentsen
dc.subjectdiagram translation into VHDL source codeen
dc.titleModelování HW designu v UGEcs
dc.title.alternativeHardware Modelling in UGEen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2007-02-16cs
dcterms.modified2020-05-09-23:39:47cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid14943en
sync.item.dbtypeZPen
sync.item.insts2020.05.14 00:55:42en
sync.item.modts2020.05.14 00:29:07en
thesis.disciplineInformační technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav inteligentních systémůcs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
252.54 KB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_14943.html
Size:
1.42 KB
Format:
Hypertext Markup Language
Description:
review_14943.html
Collections