Univerzální logický analyzátor

but.committeeprof. Ing. Aleš Prokeš, Ph.D. (předseda) Ing. Petr Vágner, Ph.D. (místopředseda) prof. Ing. Václav Říčný, CSc. (člen) Ing. Michal Kubíček, Ph.D. (člen) prof. Ing. Vladimír Wieser, Ph.D. (člen) Ing. Roman Tkadlec, Ph.D. (člen)cs
but.defenceStudent prezentoval výsledky a postupy řešení své diplomové práce. Následně odpovídal na dotazy oponenta a vedoucího práce a na doplňující dotazy členů komise.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKubíček, Michalcs
dc.contributor.authorTajč, Martincs
dc.contributor.refereePovalač, Karelcs
dc.date.created2013cs
dc.description.abstractTato diplomová práce je zaměřena na návrh univerzálního logického analyzátoru založeného na obvodu FPGA. Hlavním cílem tohoto analyzátoru je analýza protokolů I2C, SPI, RS232, RS485 a vstupní šestnáctibitové sběrnice. Analyzátor obsahuje grafický displej a možnost připojení k osobnímu počítači pro interpretaci naměřených hodnot a ovládání pomocí vytvořené aplikaci. První část této práce se zabývá popisem jednotlivých funkčních bloků a popisem použití přímo v daném zařízení. V následující části jsou popsány jednotlivé datové sběrnice, které univerzální logický analyzátor dokáže zpracovat. V závěrečné části je popsán vytvořený subsystém v obvodu FPGA, počítačová aplikace a také zdrojový kód pro mikrokontrolér ATmega32.cs
dc.description.abstractThe aim of the project is to design a generic logic analyzer based on an FPGA. The analyzer should be able to analyze protocols such as I2C, SPI, RS232, RS485 and GPIO. The captured data can be observed using an embedded graphical display or using a PC. The PC can be used to control the analyzer and to save the captured data. The thesis is divided into several parts. First, the basic structure of the analyzer is described including detailed description of its particular components. Later on, the most common protocols that can be decoded using the analyzer are described. Finally, the FPGA subsystem and microcontroller application are presented together with corresponding source codes.en
dc.description.markAcs
dc.identifier.citationTAJČ, M. Univerzální logický analyzátor [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2013.cs
dc.identifier.other65727cs
dc.identifier.urihttp://hdl.handle.net/11012/27318
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectLogický analyzátorcs
dc.subjectFPGAcs
dc.subjectmikrokontrolércs
dc.subjectLCDcs
dc.subjectUSBcs
dc.subjectI2Ccs
dc.subjectSPIcs
dc.subjectRS232cs
dc.subjectRS485cs
dc.subjectLogic analyzeren
dc.subjectFPGAen
dc.subjectmicrocontrolleren
dc.subjectLCDen
dc.subjectUSBen
dc.subjectI2Cen
dc.subjectSPIen
dc.subjectRS232en
dc.subjectRS485en
dc.titleUniverzální logický analyzátorcs
dc.title.alternativeGeneric logic analyzeren
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2013-06-11cs
dcterms.modified2013-06-14-10:16:42cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid65727en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:09:52en
sync.item.modts2025.01.16 00:49:21en
thesis.disciplineElektronika a sdělovací technikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav radioelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
5.83 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
32.43 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_65727.html
Size:
5.93 KB
Format:
Hypertext Markup Language
Description:
file review_65727.html
Collections