Metody analýzy stavových automatů pro vestavné aplikace

but.committeeprof. Dr. Ing. Alexandr Štefek, Dr. (předseda) prof. Ing. František Zezulka, CSc. (místopředseda) doc. Ing. Petr Beneš, Ph.D. (člen) prof. Ing. Pavel Václavek, Ph.D. (člen) Ing. Soběslav Valach (člen)cs
but.defenceStudent obhájil diplomovou práci a zodpověděl položené otázky komise.cs
but.jazykslovenština (Slovak)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorVáclavek, Pavelsk
dc.contributor.authorMaťas, Mareksk
dc.contributor.refereeBlaha, Petrsk
dc.date.created2011cs
dc.description.abstractTáto diplomová práca sa zaoberá analýzou stavových automatov pre vstavané aplikácie. Problematika konečných stavových automatov je rozobraná teoreticky. Dokument ďalej obsahuje návrh prostriedkov pre modelovanie konečných stavových automatov v prostredí Matlab/Simulink. Je navrhnutá dátová reprezentácia konečného automatu. Nad touto dátovou reprezentáciou je aplikovaný algoritmus minimalizácie. Nakoniec je implementovaný algoritmus na generovanie kódu v jazyku C.sk
dc.description.abstractThis master’s thesis deals with analysis of state machines for embedded applications. The issue of finite-state machine is described theoretically. The document also contains a proposal for funding for modeling finite state machines in Matlab/Simulink. It is designed data representation of finite automaton. Over this data representation algorithm of minimization is applied. Finally, the algorithm is implemented to generate code in C language.en
dc.description.markAcs
dc.identifier.citationMAŤAS, M. Metody analýzy stavových automatů pro vestavné aplikace [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2011.cs
dc.identifier.other39504cs
dc.identifier.urihttp://hdl.handle.net/11012/1795
dc.language.isoskcs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectkonečný stavový automatsk
dc.subjectvstavaný systémsk
dc.subjectsystémy diskrétnych udalostísk
dc.subjectminimalizácia stavového priestorusk
dc.subjectfinite state machineen
dc.subjectembedded systemsen
dc.subjectdiscrete event systemsen
dc.subjectstate space minimizationen
dc.titleMetody analýzy stavových automatů pro vestavné aplikacesk
dc.title.alternativeAnalysis of State Automatas for Embedded Applicationsen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2011-06-07cs
dcterms.modified2011-07-15-10:45:25cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid39504en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 11:25:06en
sync.item.modts2025.01.15 19:01:47en
thesis.disciplineKybernetika, automatizace a měřenícs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí technikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
715.37 KB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
975.34 KB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_39504.html
Size:
8.14 KB
Format:
Hypertext Markup Language
Description:
file review_39504.html
Collections