Verifikace generického propojovacího systému pro FPGA

but.committeecs
but.defencecs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorPuš, Viktorcs
dc.contributor.authorBartoš, Václavcs
dc.contributor.refereeMartínek, Tomášcs
dc.date.accessioned2019-06-14T10:51:13Z
dc.date.available2019-06-14T10:51:13Z
dc.date.created2009cs
dc.description.abstractTato práce se zabývá návrhem, implementací a provedením simulační verifikace generického propojovacího systému pro čipy FPGA. Tento systém je součástí platformy NetCOPE vyvíjené v projektu Liberouter, v rámci něhož vznikla i tato práce. Nejdříve jsou zde popsány obvyklé postupy návrhu verifikací v jazyce SystemVerilog. Následuje stručný popis propojovacího systému a jeho jednotlivých součástí, zaměřený především na aspekty důležité pro verifikaci. Jádrem práce je pak návrh verifikačního prostředí a řídícího programu testu pro každou ze tří součástí testovaného systému. Při tom se vychází z dříve popsaných principů zavedených v projektu Liberouter, rozšiřuje je však o některé další prvky. Všechny komponenty verifikačního prostředí jsou navrhovány s důrazem na obecnost a znovupoužitelnost, aby mohly být využity i při jiných verifikacích souvisejících s tímto propojovacím systémem. V závěru práce jsou diskutovány výsledky provedené verifikace a nalezené chyby, a je zhodnocen obecný přínos simulačních verifikací při návrhu hardware.cs
dc.description.abstractThis thesis deals with design, implementation and realization of simulation verification of generic interconnection system for FPGA chips. This system is part of the NetCOPE platform developed in the Liberouter project, within which was this work done. In the beginning, an usual methods of verification in SystemVerilog language are described. Then there is a brief description of the interconnection system, aimed especially to aspects important to verification. The main part of the thesis is design of verification environment and control program of test for all three components of the tested system. It started form the earlier described principles, that are established in the Liberouter project, and it add some more features. All components of the verification environment are designed to be general and reusable, so they can be used also in other verifications related to the interconnection system. At the end of the thesis, there are discussed results of the verification, found bugs and the general advantages of simulation verifications.en
dc.description.markAcs
dc.identifier.citationBARTOŠ, V. Verifikace generického propojovacího systému pro FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2009.cs
dc.identifier.other25727cs
dc.identifier.urihttp://hdl.handle.net/11012/54448
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectVerifikacecs
dc.subjectSystemVerilogcs
dc.subjectVHDLcs
dc.subjectsimulacecs
dc.subjectpropojovací systémcs
dc.subjectinterní sběrnicecs
dc.subjectLiberoutercs
dc.subjectVerificationen
dc.subjectSystemVerilogen
dc.subjectVHDLen
dc.subjectsimulationen
dc.subjectinterconnection systemen
dc.subjectinternal busen
dc.subjectLiberouteren
dc.titleVerifikace generického propojovacího systému pro FPGAcs
dc.title.alternativeVerification of FPGA Generic Interconnection Systemen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2009-06-19cs
dcterms.modified2020-05-09-23:41:17cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid25727en
sync.item.dbtypeZPen
sync.item.insts2020.05.10 02:12:54en
sync.item.modts2020.05.10 01:17:29en
thesis.disciplineInformační technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.02 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_25727.html
Size:
1.45 KB
Format:
Hypertext Markup Language
Description:
review_25727.html
Collections