Výkonové spínací tranzistory
but.committee | doc. Dr. Ing. Miroslav Patočka (předseda) doc. Ing. František Veselka, CSc. (místopředseda) Ing. Jiří Valenta, Ph.D. (člen) Ing. Dalibor Červinka, Ph.D. (člen) doc. Ing. Pavel Vorel, Ph.D. (člen) doc. Ing. Radoslav Cipín, Ph.D. (člen) | cs |
but.defence | Student obhajoval diplomovou práci na téma Výkonové spínací tranzistory. Student prezentuje cíle práce – důvěryhodné měření přepínacích dějů a model vodivosti gce(t). Dále přibližuje metodu měření dvěma pulzy a zapojení silového obvodu. Ukazuje způsob aproximace vodivosti, dále vliv parazitních prvků. Poté prezentuje některé výsledky měření a diskutuje možnost vlivu některých parazitních jevů, možná zachází příliš do podrobností. Je zřejmé, že student problematice dobře rozumí. Na otázku oponenta odpověděl vyčerpávajícím způsobem, otázky v diskuzi jsou odpovězeny v pořádku. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Patočka, Miroslav | cs |
dc.contributor.author | Mikláš, Ján | cs |
dc.contributor.referee | Procházka, Petr | cs |
dc.date.created | 2016 | cs |
dc.description.abstract | V práci sú popísané predpoklady meraní spínacích strát, ktoré boli vykonané v rámci práce a je navrhnutý napäťový medziobvod a budič výkonových tranzistorov. Nasleduje odvodenie funkcie aproximujúcej priebeh vodivosti gCE = iCuCE, ukážky simulácie spínacích dejov pomocou tejto vodivosti a pojednanie o zmeraných priebehoch. | cs |
dc.description.abstract | In this thesis, prerequisities for a switching loss measurements are established as well as designing of DC-bus and the base/gate driver for the power transistors; followed by derivation of mathematical approximation of transistor conductivity gCE =iCuCE, circuit simulation using gCE as a transistor model and a discussion of measured waveforms. | en |
dc.description.mark | A | cs |
dc.identifier.citation | MIKLÁŠ, J. Výkonové spínací tranzistory [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016. | cs |
dc.identifier.other | 91297 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/60945 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | výkonové spínacie tranzistory | cs |
dc.subject | spínacie straty | cs |
dc.subject | priebehy zapínacieho deja | cs |
dc.subject | priebehy vypínacieho deja | cs |
dc.subject | meranie spínacích strát | cs |
dc.subject | snímanie prúdu | cs |
dc.subject | simulačný model spínacieho tranzistora | cs |
dc.subject | výkonové spínacie tranzistory | en |
dc.subject | spínacie straty | en |
dc.subject | priebehy zapínacieho deja | en |
dc.subject | priebehy vypínacieho deja | en |
dc.subject | meranie spínacích strát | en |
dc.subject | snímanie prúdu | en |
dc.subject | simulačný model spínacieho tranzistora | en |
dc.title | Výkonové spínací tranzistory | cs |
dc.title.alternative | Power Switching Transistors | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2016-06-08 | cs |
dcterms.modified | 2016-06-10-12:57:33 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 91297 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 13:25:56 | en |
sync.item.modts | 2025.01.17 12:03:26 | en |
thesis.discipline | Silnoproudá elektrotechnika a výkonová elektronika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav výkonové elektrotechniky a elektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |