Výkonové spínací tranzistory

but.committeedoc. Dr. Ing. Miroslav Patočka (předseda) doc. Ing. František Veselka, CSc. (místopředseda) Ing. Jiří Valenta, Ph.D. (člen) Ing. Dalibor Červinka, Ph.D. (člen) doc. Ing. Pavel Vorel, Ph.D. (člen) doc. Ing. Radoslav Cipín, Ph.D. (člen)cs
but.defenceStudent obhajoval diplomovou práci na téma Výkonové spínací tranzistory. Student prezentuje cíle práce – důvěryhodné měření přepínacích dějů a model vodivosti gce(t). Dále přibližuje metodu měření dvěma pulzy a zapojení silového obvodu. Ukazuje způsob aproximace vodivosti, dále vliv parazitních prvků. Poté prezentuje některé výsledky měření a diskutuje možnost vlivu některých parazitních jevů, možná zachází příliš do podrobností. Je zřejmé, že student problematice dobře rozumí. Na otázku oponenta odpověděl vyčerpávajícím způsobem, otázky v diskuzi jsou odpovězeny v pořádku.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorPatočka, Miroslavcs
dc.contributor.authorMikláš, Jáncs
dc.contributor.refereeProcházka, Petrcs
dc.date.created2016cs
dc.description.abstractV práci sú popísané predpoklady meraní spínacích strát, ktoré boli vykonané v rámci práce a je navrhnutý napäťový medziobvod a budič výkonových tranzistorov. Nasleduje odvodenie funkcie aproximujúcej priebeh vodivosti gCE = iCuCE, ukážky simulácie spínacích dejov pomocou tejto vodivosti a pojednanie o zmeraných priebehoch.cs
dc.description.abstractIn this thesis, prerequisities for a switching loss measurements are established as well as designing of DC-bus and the base/gate driver for the power transistors; followed by derivation of mathematical approximation of transistor conductivity gCE =iCuCE, circuit simulation using gCE as a transistor model and a discussion of measured waveforms.en
dc.description.markAcs
dc.identifier.citationMIKLÁŠ, J. Výkonové spínací tranzistory [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016.cs
dc.identifier.other91297cs
dc.identifier.urihttp://hdl.handle.net/11012/60945
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectvýkonové spínacie tranzistorycs
dc.subjectspínacie stratycs
dc.subjectpriebehy zapínacieho dejacs
dc.subjectpriebehy vypínacieho dejacs
dc.subjectmeranie spínacích strátcs
dc.subjectsnímanie prúducs
dc.subjectsimulačný model spínacieho tranzistoracs
dc.subjectvýkonové spínacie tranzistoryen
dc.subjectspínacie stratyen
dc.subjectpriebehy zapínacieho dejaen
dc.subjectpriebehy vypínacieho dejaen
dc.subjectmeranie spínacích stráten
dc.subjectsnímanie prúduen
dc.subjectsimulačný model spínacieho tranzistoraen
dc.titleVýkonové spínací tranzistorycs
dc.title.alternativePower Switching Transistorsen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2016-06-08cs
dcterms.modified2016-06-10-12:57:33cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid91297en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 13:25:56en
sync.item.modts2025.01.17 12:03:26en
thesis.disciplineSilnoproudá elektrotechnika a výkonová elektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav výkonové elektrotechniky a elektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.67 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_91297.html
Size:
4.07 KB
Format:
Hypertext Markup Language
Description:
file review_91297.html
Collections