Vysokorychlostní komunikační linka pro akvizici dat

but.committeedoc. Ing. Bohumil Klíma, Ph.D. (předseda) doc. Ing. Zdeněk Bradáč, Ph.D. (místopředseda) prof. Ing. Pavel Václavek, Ph.D. (člen) Ing. Zdeněk Havránek, Ph.D. (člen) Ing. Petr Petyovský, Ph.D. (člen)cs
but.defenceStudent obhájil diplomovou práci. Komise neměla žádné námitky k řešené práci. V průběhu odborné rozpravy odpověděl na dotazy.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorValach, Soběslavcs
dc.contributor.authorHadámek, Jakubcs
dc.contributor.refereePetyovský, Petrcs
dc.date.created2020cs
dc.description.abstractCílem práce je akvizice dat AD převodníkem a jejich přenos protokolem JESD204B do FPGA s následnou transformací a přenosem rozhraním 100G Ethernet nebo PCI Express do PC. První část práce je zaměřena na představení technologií a hardwaru a rozbor řešení. Druhá část práce popisuje samotné řešení a demonstruje jeho funkčnost. Byl vytvořen HDL design, který umožňuje použít pro přenos dat z převodníku obě výše zmíněná rozhraní. Dále byl napsán software pro OS linux, umožňující data přijímat a ukládat. Na závěr jsou zde prezentovány výsledky měření převodníkovou kartou a jejich rozbor.cs
dc.description.abstractThe aim of this thesis is the acquisition of data from the AD converter and it’s transfer via the JESD204B interface to FPGA with the following transformation and transfer to PC through 100G Ethernet or PCI Express interface. The first part of the thesis is focused on the introduction to used technologies and hardware and analysis of the solution of this project. Second part of the thesis describes solution and it’s functionality. I created HDL design which allows to transfer data from AD converter using both of the interfaces mentioned above. I also created software application for OS Linux which allows to receive and store incoming data in PC. In the end, the results of the measurement using the converter board are presented and discussed.en
dc.description.markAcs
dc.identifier.citationHADÁMEK, J. Vysokorychlostní komunikační linka pro akvizici dat [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2020.cs
dc.identifier.other126968cs
dc.identifier.urihttp://hdl.handle.net/11012/189413
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subject100Gbit Ethernetcs
dc.subjectRDMAcs
dc.subjectPCI Expresscs
dc.subjectJESD204Bcs
dc.subjectAD převodníkcs
dc.subjectFPGAcs
dc.subject100Gbit Etherneten
dc.subjectRDMAen
dc.subjectPCI Expressen
dc.subjectJESD204Ben
dc.subjectAD converteren
dc.subjectFPGAen
dc.titleVysokorychlostní komunikační linka pro akvizici datcs
dc.title.alternativeHigh performance data acquisition communication lineen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2020-06-18cs
dcterms.modified2020-06-19-07:57:45cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid126968en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 14:25:40en
sync.item.modts2025.01.17 10:04:53en
thesis.disciplineKybernetika, automatizace a měřenícs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí technikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
3.09 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
13.88 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_126968.html
Size:
9.88 KB
Format:
Hypertext Markup Language
Description:
file review_126968.html
Collections