Rekonfigurovatelný generátor 5G NR signálů na RFSoC FPGA
but.committee | prof. Ing. Aleš Prokeš, Ph.D. (předseda) doc. Ing. Jiří Blumenstein, Ph.D. (místopředseda) doc. Ing. Martin Štumpf, Ph.D. (člen) Ing. Michal Kubíček, Ph.D. (člen) Ing. Tomáš Urbanec, Ph.D. (člen) | cs |
but.defence | Student prezentuje výsledky a postupy řešení své diplomové práce. Následně odpovídá na dotazy vedoucího a oponenta práce a na dotazy členů zkušební komise: doc. Ing. Jiří Blumenstein, Ph.D: Co je to DMRS a jaké má vlastnosti? Student vysvětluje zkratku a funkci bloku. Jak funguje prováděná korelace? Student odpovídá. Ing. Michal Kubíček, Ph.D: Do FPGA jste implementoval i modulátor? Student potvrzuje. prof. Ing. Aleš Prokeš, Ph.D: Jak fungoval váš ekvalizér s metalickým vedením? Student odpovídá. | cs |
but.jazyk | čeština (Czech) | |
but.program | Elektrotechnika, elektronika, komunikační a řídicí technika | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Maršálek, Roman | cs |
dc.contributor.author | Indrák, Dominik | cs |
dc.contributor.referee | Gazda, Juraj | cs |
dc.date.created | 2020 | cs |
dc.description.abstract | Práce se zabývá simulací základní struktury OFDM modulátoru a demodulátoru připravovaného standardu 5G NR. V prostředí MATLAB jsou simulovány základní bloky jako je modulace, vkládání referenčních signálů, Fourierova transformace, vkládání cyklického prefixu, AWGN a vícecestné šíření. V práci je navržen způsob implementace modulátoru a demodulátoru do RFSoC kitu a jeho konfigurace. S využitím platformy STEMLab RedPitaya je implementován navržený generátor. V programu Matlab je generován 5G OFDM signál určený k vysílání. Přijatý signál je pak vyhodnocován opět v programu Matlab. | cs |
dc.description.abstract | This work deal with simulation of basic structure of OFDM modulator and demodulator of the upcoming standard 5G NR. In MATLAB are simulated basic parts including modulation, reference signal inserting, Fourier transform, cyclic prefix inserting, AWGN and multi-path propagation. In this work is proposed implementation of the modulator and demodulator into RFSoC board and his configuration. Designed generator is implemented with the use of STEMLab RedPitaya platform. In Matlab software is generated 5G OFDM signal used to transmitt. Received signal is evaluated in Matlab software. | en |
dc.description.mark | B | cs |
dc.identifier.citation | INDRÁK, D. Rekonfigurovatelný generátor 5G NR signálů na RFSoC FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2020. | cs |
dc.identifier.other | 126116 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/189292 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | 5G | cs |
dc.subject | 5G NR | cs |
dc.subject | OFDM | cs |
dc.subject | RFSoC | cs |
dc.subject | RFDC | cs |
dc.subject | DUC | cs |
dc.subject | DDC | cs |
dc.subject | FPGA | cs |
dc.subject | Rekonfigurovatelný generátor | cs |
dc.subject | RedPitaya | cs |
dc.subject | STEMLab RedPitaya | cs |
dc.subject | Vivado | cs |
dc.subject | IP Integrator | cs |
dc.subject | 5G | en |
dc.subject | 5G NR | en |
dc.subject | OFDM | en |
dc.subject | RFSoC | en |
dc.subject | RFDC | en |
dc.subject | DUC | en |
dc.subject | DAC | en |
dc.subject | FPGA | en |
dc.subject | Reconfigurable generator | en |
dc.subject | RedPitaya | en |
dc.subject | STEMLab RedPitaya | en |
dc.subject | Vivado | en |
dc.subject | IP Integrator | en |
dc.title | Rekonfigurovatelný generátor 5G NR signálů na RFSoC FPGA | cs |
dc.title.alternative | Reconfigurable 5G NR signal generator on RFSoC FPGA | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2020-06-17 | cs |
dcterms.modified | 2020-06-17-15:10:48 | cs |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
sync.item.dbid | 126116 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 14:24:23 | en |
sync.item.modts | 2025.01.15 17:44:56 | en |
thesis.discipline | Elektronika a sdělovací technika | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav radioelektroniky | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 4 of 4
Loading...
- Name:
- final-thesis.pdf
- Size:
- 4.07 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- Posudek-Oponent prace-posudok_Gazda.pdf
- Size:
- 170.71 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Oponent prace-posudok_Gazda.pdf
Loading...
- Name:
- review_126116.html
- Size:
- 3.64 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_126116.html