Emulace periferií vestavěných systémů pro rychlé prototypování

but.committeedoc. Ing. Jan Kořenek, Ph.D. (předseda) doc. Ing. Vladimír Drábek, CSc. (místopředseda) doc. Ing. Jiří Jaroš, Ph.D. (člen) Ing. Ondřej Lengál, Ph.D. (člen) doc. Ing. Tomáš Martínek, Ph.D. (člen) Ing. Josef Strnadel, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm A. Otázky u obhajoby: Je pro vytvořenou platformu plánováno nějaké konkrétní praktické použití? Nebo plánuje autor v jejím rozvoji dále pokračovat? Dávalo by smysl výsledek prezentovat na vhodné odborné konferenci jako poster nebo demo? Je něco v tomhle ohledu případně plánováno? Pro koho je výsledek vaší práce primárně určen? Ověřoval jste do jaké míry emulace komponent odpovídá realitě? Lze vaše řešení použít i pro testování např. jako automatizovaný testovací rámec?cs
but.jazykčeština (Czech)
but.programInformační technologie a umělá inteligencecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorMrázek, Vojtěchcs
dc.contributor.authorMüller, Dominikcs
dc.contributor.refereeKekely, Lukášcs
dc.date.created2022cs
dc.description.abstractTato práce se zabývá návrhem a konstrukcí vývojové a testovací platformy pro vývojáře vestavěných systémů určené k akceleraci počátečních fází vývoje vestavěných systémů.  Vytvořená platforma umožňuje vývojáři emulovat real-time okolí vyvíjeného systému, které může pozorovat a ovlivňovat.  Návrh celé platformy se soustředil na její rozsáhlou konfigurovatelnost, snadnou rozšířitelnost, znovupoužitelnost a univerzalitu.  Simulace probíhá přímo vůči reálnému mikrokontroléru.  Platforma tak doplňuje přístup čistě softwarové simulace o reálný základ, ale zůstává, oproti specializovaným testovacím systémům, znovupoužitelná a cenově dostupná.  Výsledkem práce je fyzické zařízení ovladatelné přes počítač uživatele umožňující připojit vývojový kit a simulovat jeho okolí.cs
dc.description.abstractThis thesis deals with the design and implementation of a development platfrom for embedded system developers intended to accelerate initial phases of development cycle.  The proposed platform allows to emulate real-time environment of the system under development with possibility to observe and change the environment at runtime.  The design of the entire platform focused on its extensive configurability, ease of extensibility, reusability and versatility.  Simulation is performed directly against a real microcontroller.  The platform thus complements the pure software simulation approach with a real-world basis, but remains reusable and affordable compared to dedicated test systems.  The result of this work is a physical device controllable via the user's computer allowing to connect the development kit and simulate its environment.en
dc.description.markAcs
dc.identifier.citationMÜLLER, D. Emulace periferií vestavěných systémů pro rychlé prototypování [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2022.cs
dc.identifier.other145288cs
dc.identifier.urihttp://hdl.handle.net/11012/207467
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectHardware-in-the-loopcs
dc.subjectProcessor-in-the-loopcs
dc.subjectReal-time Simulacecs
dc.subjectAkcelerátor vývoje vestavěných systémůcs
dc.subjectHardware-in-the-loopen
dc.subjectProcessor-in-the-loopen
dc.subjectReal-time Simulationen
dc.subjectEmbedded System Devolopment Acceleratoren
dc.titleEmulace periferií vestavěných systémů pro rychlé prototypovánícs
dc.title.alternativeEmbedded System Periphelars Emulation for Fast Prototypingen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2022-06-17cs
dcterms.modified2022-08-25-18:52:40cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid145288en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 15:34:41en
sync.item.modts2025.01.17 09:59:25en
thesis.disciplineVestavěné systémycs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
9.62 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-25078_v.pdf
Size:
86.45 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-25078_v.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-25078_o.pdf
Size:
87.87 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-25078_o.pdf
Loading...
Thumbnail Image
Name:
review_145288.html
Size:
1.46 KB
Format:
Hypertext Markup Language
Description:
file review_145288.html
Collections