Návrh logaritmických násobiček
but.committee | prof. Ing. Lukáš Sekanina, Ph.D. (předseda) doc. Ing. Jan Kořenek, Ph.D. (člen) Ing. Filip Orság, Ph.D. (člen) Ing. Libor Polčák, Ph.D. (člen) Ing. Michal Hradiš, Ph.D. (člen) | cs |
but.defence | Studentka nejprve prezentovala výsledky, kterých dosáhla v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Studentka následně odpověděla na otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studentky na položené otázky rozhodla práci hodnotit stupněm A. | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Mrázek, Vojtěch | cs |
dc.contributor.author | Drlíčková, Alena | cs |
dc.contributor.referee | Vašíček, Zdeněk | cs |
dc.date.accessioned | 2023-07-17T08:03:42Z | |
dc.date.available | 2023-07-17T08:03:42Z | |
dc.date.created | 2023 | cs |
dc.description.abstract | Tato práce se zabývá možnostmi vylepšení logaritmických násobiček pomocí aproximačních metod. Cílem bylo naimplementovat logaritmické násobičky podle konstrukcí popsaných v literatuře a identifikovat možnosti jejich modifikací. V rámci této práce je popsán způsob, jakým proběhla implementace obvodů násobiček a jejich částí. Jsou zde navrženy způsoby vylepšení těchto obvodů založené na výměně jejich komponent a celkové modifikaci pomocí evoluční metody. Parametry vytvořených logaritmických násobiček jsou porovnány s hodnotami dostupných aproximačních násobiček. | cs |
dc.description.abstract | This thesis deals with the possibilities of improving logarithmic multipliers using approximation methods. The goal was to implement logarithmic multipliers according to the constructions described in the literature and to identify the possibilities of their modifications. This work describes the way in which the implementation of multiplier circuits and their parts took place. Ways to improve these circuits based on the replacement of their components and overall modification using evolutionary methods are proposed here. The parameters of the created logarithmic multipliers are compared with the values of the available approximation multipliers. | en |
dc.description.mark | A | cs |
dc.identifier.citation | DRLÍČKOVÁ, A. Návrh logaritmických násobiček [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2023. | cs |
dc.identifier.other | 142678 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/211041 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | logaritmická násobička | cs |
dc.subject | aproximační obvody | cs |
dc.subject | kartézské genetické programování | cs |
dc.subject | přibližné počítání | cs |
dc.subject | logarithmic multiplier | en |
dc.subject | approximation circuits | en |
dc.subject | Cartesian genetic programming | en |
dc.subject | approximate computation | en |
dc.title | Návrh logaritmických násobiček | cs |
dc.title.alternative | Design of Logarithmic Multipliers | en |
dc.type | Text | cs |
dc.type.driver | bachelorThesis | en |
dc.type.evskp | bakalářská práce | cs |
dcterms.dateAccepted | 2023-06-14 | cs |
dcterms.modified | 2023-06-19-10:07:49 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 142678 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2023.07.17 10:03:42 | en |
sync.item.modts | 2023.07.17 09:44:27 | en |
thesis.discipline | Informační technologie | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémů | cs |
thesis.level | Bakalářský | cs |
thesis.name | Bc. | cs |