Akcelerace virtuálního přepínače Open vSwitch v DPDK
but.committee | doc. Ing. Jan Kořenek, Ph.D. (předseda) doc. Ing. Vladimír Drábek, CSc. (místopředseda) doc. Ing. Jiří Jaroš, Ph.D. (člen) Ing. Ondřej Lengál, Ph.D. (člen) doc. Ing. Tomáš Martínek, Ph.D. (člen) Ing. Josef Strnadel, Ph.D. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm A. Otázky u obhajoby: Z jakého důvodu jsou namísto reprezentátorů (na rozdíl od klasického řešení akcelerace OvS) používány virtuální funkce? Jaké má toto řešení nevýhody? Práce významně rozšiřuje open-source knihovnu DPDK. Plánujete začlenění vytvořeného řešení do upstream této knihovny nebo jiné zveřejnění svých úprav (alespoň formou merge request)? Kolik virtuálních strojů bylo v topologii připojeno? Co by bylo potřeba pro přechod na výkonnější síť? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie a umělá inteligence | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Martínek, Tomáš | cs |
dc.contributor.author | Vodák, David | cs |
dc.contributor.referee | Kučera, Jan | cs |
dc.date.created | 2022 | cs |
dc.description.abstract | Virtuální přepínač je software, který připojuje virtuální stroje k síti, což z něj dělá nedílnou součást virtualizace na serverech. Nicméně při vyšších síťových rychlostech se stává neefektivní, jelikož všechny rámce přepíná softwarově. Tato práce se zabývá hardwarovou akcelerací virtuálního přepínače Open vSwitch. Akcelerační prototyp, který je cílem této práce, je založen na rozhraní RTE flow, standardu SR-IOV a kartě PAC N3000 od společnosti Intel. V rámci této diplomové práce byly popsány technologie potřebné pro akceleraci, poté byl vytvořen návrh akceleračního prototypu, ten byl následně implementován a otestován. Nakonec byla měřena propustnost a bylo zjištěno, že pravidla nahraná do hardware v rámci akceleračního prototypu zvyšují propustnost. | cs |
dc.description.abstract | Virtual switch is a software that connects virtual machines to the internet, which makes it a crucial part of virtualization on servers. Nevertheless, it can be rather ineffective when it comes to high speed traffic, since it switches all frames in the software. This thesis is about hardware acceleration of the virtual switch called Open vSwitch. The acceleration prototype, which is the goal of this thesis, is based on the RTE flow interface, the SR-IOV standard, and Intel PAC N3000 card. In the scope of this master's thesis, all necessary technologies were described and the acceleration prototype was designed, implemented, and tested. Results of executed measurements indicate increased throughput when rules of the acceleration prototype were offloaded to hardware. | en |
dc.description.mark | A | cs |
dc.identifier.citation | VODÁK, D. Akcelerace virtuálního přepínače Open vSwitch v DPDK [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2022. | cs |
dc.identifier.other | 145157 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/207461 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | DPDK | cs |
dc.subject | Open vSwitch | cs |
dc.subject | OvS | cs |
dc.subject | Intel PAC N3000 | cs |
dc.subject | hardwarová akcelerace | cs |
dc.subject | SR-IOV | cs |
dc.subject | RTE flow | cs |
dc.subject | VFIO | cs |
dc.subject | FPGA | cs |
dc.subject | DPDK | en |
dc.subject | Open vSwitch | en |
dc.subject | OvS | en |
dc.subject | Intel PAC N3000 | en |
dc.subject | hardware acceleration | en |
dc.subject | SR-IOV | en |
dc.subject | RTE flow | en |
dc.subject | VFIO | en |
dc.subject | FPGA | en |
dc.title | Akcelerace virtuálního přepínače Open vSwitch v DPDK | cs |
dc.title.alternative | Acceleration of Open vSwitch in DPDK | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2022-06-17 | cs |
dcterms.modified | 2022-06-23-09:13:58 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 145157 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2025.03.26 15:34:37 | en |
sync.item.modts | 2025.01.17 14:10:52 | en |
thesis.discipline | Vestavěné systémy | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémů | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 4 of 4
Loading...
- Name:
- final-thesis.pdf
- Size:
- 2.66 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- Posudek-Vedouci prace-24612_v.pdf
- Size:
- 86.14 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Vedouci prace-24612_v.pdf
Loading...
- Name:
- Posudek-Oponent prace-24612_o.pdf
- Size:
- 90.4 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Oponent prace-24612_o.pdf
Loading...
- Name:
- review_145157.html
- Size:
- 1.45 KB
- Format:
- Hypertext Markup Language
- Description:
- file review_145157.html