Akcelerace virtuálního přepínače Open vSwitch v DPDK

but.committeedoc. Ing. Jan Kořenek, Ph.D. (předseda) doc. Ing. Vladimír Drábek, CSc. (místopředseda) doc. Ing. Jiří Jaroš, Ph.D. (člen) Ing. Ondřej Lengál, Ph.D. (člen) doc. Ing. Tomáš Martínek, Ph.D. (člen) Ing. Josef Strnadel, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm A. Otázky u obhajoby: Z jakého důvodu jsou namísto reprezentátorů (na rozdíl od klasického řešení akcelerace OvS) používány virtuální funkce? Jaké má toto řešení nevýhody? Práce významně rozšiřuje open-source knihovnu DPDK. Plánujete začlenění vytvořeného řešení do upstream této knihovny nebo jiné zveřejnění svých úprav (alespoň formou merge request)? Kolik virtuálních strojů bylo v topologii připojeno? Co by bylo potřeba pro přechod na výkonnější síť?cs
but.jazykčeština (Czech)
but.programInformační technologie a umělá inteligencecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorMartínek, Tomášcs
dc.contributor.authorVodák, Davidcs
dc.contributor.refereeKučera, Jancs
dc.date.created2022cs
dc.description.abstractVirtuální přepínač je software, který připojuje virtuální stroje k síti, což z něj dělá nedílnou součást virtualizace na serverech. Nicméně při vyšších síťových rychlostech se stává neefektivní, jelikož všechny rámce přepíná softwarově. Tato práce se zabývá hardwarovou akcelerací virtuálního přepínače Open vSwitch. Akcelerační prototyp, který je cílem této práce, je založen na rozhraní RTE flow, standardu SR-IOV a kartě PAC N3000 od společnosti Intel. V rámci této diplomové práce byly popsány technologie potřebné pro akceleraci, poté byl vytvořen návrh akceleračního prototypu, ten byl následně implementován a otestován. Nakonec byla měřena propustnost a bylo zjištěno, že pravidla nahraná do hardware v rámci akceleračního prototypu zvyšují propustnost.cs
dc.description.abstractVirtual switch is a software that connects virtual machines to the internet, which makes it a crucial part of virtualization on servers. Nevertheless, it can be rather ineffective when it comes to high speed traffic, since it switches all frames in the software. This thesis is about hardware acceleration of the virtual switch called Open vSwitch. The acceleration prototype, which is the goal of this thesis, is based on the RTE flow interface, the SR-IOV standard, and Intel PAC N3000 card. In the scope of this master's thesis, all necessary technologies were described and the acceleration prototype was designed, implemented, and tested. Results of executed measurements indicate increased throughput when rules of the acceleration prototype were offloaded to hardware.en
dc.description.markAcs
dc.identifier.citationVODÁK, D. Akcelerace virtuálního přepínače Open vSwitch v DPDK [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2022.cs
dc.identifier.other145157cs
dc.identifier.urihttp://hdl.handle.net/11012/207461
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectDPDKcs
dc.subjectOpen vSwitchcs
dc.subjectOvScs
dc.subjectIntel PAC N3000cs
dc.subjecthardwarová akceleracecs
dc.subjectSR-IOVcs
dc.subjectRTE flowcs
dc.subjectVFIOcs
dc.subjectFPGAcs
dc.subjectDPDKen
dc.subjectOpen vSwitchen
dc.subjectOvSen
dc.subjectIntel PAC N3000en
dc.subjecthardware accelerationen
dc.subjectSR-IOVen
dc.subjectRTE flowen
dc.subjectVFIOen
dc.subjectFPGAen
dc.titleAkcelerace virtuálního přepínače Open vSwitch v DPDKcs
dc.title.alternativeAcceleration of Open vSwitch in DPDKen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2022-06-17cs
dcterms.modified2022-06-23-09:13:58cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid145157en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 15:34:37en
sync.item.modts2025.01.17 14:10:52en
thesis.disciplineVestavěné systémycs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.66 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-24612_v.pdf
Size:
86.14 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-24612_v.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-24612_o.pdf
Size:
90.4 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-24612_o.pdf
Loading...
Thumbnail Image
Name:
review_145157.html
Size:
1.45 KB
Format:
Hypertext Markup Language
Description:
file review_145157.html
Collections