Útoky postranními kanály na Last-level cache na architekturách ARM a x86
dc.contributor.author | Lieskovan, Tomáš | |
dc.coverage.issue | 6 | cs |
dc.coverage.volume | 20 | cs |
dc.date.accessioned | 2023-10-09T07:56:08Z | |
dc.date.available | 2023-10-09T07:56:08Z | |
dc.date.issued | 2018-12-31 | cs |
dc.description.abstract | Paměti cache byly navrženy, aby urychlily přístup procesoru do hlavní paměti RAM. Cache ucho- vává nejčastěji využívaná data, aby zrychlila vykovávání procesů. Last-level cache je sdílený typ paměti ke které přistupuje více procesů, uživatelů, či virtuálních počítačů a uchovávají zde citlivé informace. Neoprávněná mani- pulace či čtení této paměti představuje velký bezpečnostní problém. Tento článek představuje základní metody analýzy postranním kanálem, které jsou cíleny právě na Last-level cache. | cs |
dc.description.abstract | Cache memory has been designed to speed up CPU access time to the main RAM memory.Cache stores frequently accessed data to speed up the execution time of processes. Last-level cache isa shared type of memory accessed by multiple processes, users, or virtual machines, and keeps heresensitive information. Unauthorized manipulation (tempering) or reading contents of this memory isa major security issue. This article introduces basic side channel analysis methods that are targetedto the Last-level cache. | en |
dc.format | text | cs |
dc.format.extent | 166-171 | cs |
dc.format.mimetype | application/pdf | en |
dc.identifier.citation | Elektrorevue. 2018, vol. 20, č. 6, s. 166-171. ISSN 1213-1539 | cs |
dc.identifier.issn | 1213-1539 | |
dc.identifier.uri | http://hdl.handle.net/11012/214222 | |
dc.language.iso | cs | cs |
dc.publisher | International Society for Science and Engineering, o.s. | cs |
dc.relation.ispartof | Elektrorevue | cs |
dc.relation.uri | http://www.elektrorevue.cz/ | cs |
dc.rights | (C) 2018 Elektrorevue | en |
dc.rights.access | openAccess | en |
dc.title | Útoky postranními kanály na Last-level cache na architekturách ARM a x86 | cs |
dc.title.alternative | Side-band attacks on the Last-level cache at ARM and X86 architectures | en |
dc.type.driver | article | en |
dc.type.status | Peer-reviewed | en |
dc.type.version | publishedVersion | en |
eprints.affiliatedInstitution.faculty | Fakulta elektrotechniky a komunikačních technologií | cs |
Files
Original bundle
1 - 1 of 1
Loading...
- Name:
- clanek_26_31.12.2018.pdf
- Size:
- 1.19 MB
- Format:
- Adobe Portable Document Format
- Description: