Metodika návrhu systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA

but.jazykangličtina (English)
but.programVýpočetní technika a informatikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKotásek, Zdeněken
dc.contributor.authorMičulka, Lukášen
dc.contributor.refereeRacek, Stanislaven
dc.contributor.refereeVlček, Karelen
dc.date.createdcs
dc.description.abstractTato práce popisuje navrženou metodologii pro návrh systémů odolných proti poruchám v FPGA schopnou ochránit systém před projevy přechodných a trvalých poruch. Oprava přechodné poruchy je prováděna částečnou dynamickou rekonfigurací. Oprava omezeného počtu trvalých poruch je založena na použití odolných architektur využívajících menší množství zdrojů než předchozí použitá architektura. Vadná část FPGA tak není dále využívána. Tato technika je založena na použití předkompilovaných konfigurací uložených v externí paměti. Pro snížení paměťových nároků pro uložení konfiguračních bitových posloupností je použita technika relokace.en
dc.description.abstractThe work presents a methodology of fault tolerant system design into an FPGA with the ability of the transient fault and the permanent fault mitigation. The transient fault mitigation is done by the partial dynamic reconfiguration. The mitigation of a certain number of permanent faults is based on using a specific fault tolerant architecture occupying less resources than the previosly used one and excluding the faulty part of the FPGA from further use. This inovative technique is based on the precompiled configurations stored in an external memory. To reduce the required space for a partial bitstream the relocation technique is used.cs
dc.description.markPcs
dc.identifier.citationMIČULKA, L. Metodika návrhu systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. .cs
dc.identifier.other128158cs
dc.identifier.urihttp://hdl.handle.net/11012/187300
dc.language.isoencs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectnávrh systémů odolných proti poruchámen
dc.subjectčástečná rekonfiguraceen
dc.subjectmetodika návrhuen
dc.subjectspolehlivosten
dc.subjectFPGAen
dc.subjectfault tolerant system designcs
dc.subjectpartial reconfigurationcs
dc.subjectdesign methodologycs
dc.subjectFPGAcs
dc.titleMetodika návrhu systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGAen
dc.title.alternativeMethodology for Fault Tolerant Systems Design into Limited Implementation Area in FPGAcs
dc.typeTextcs
dc.type.driverdoctoralThesisen
dc.type.evskpdizertační prácecs
dcterms.modified2020-05-10-17:46:42cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid128158en
sync.item.dbtypeZPen
sync.item.insts2025.03.27 12:12:33en
sync.item.modts2025.01.15 21:57:12en
thesis.disciplineVýpočetní technika a informatikacs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelDoktorskýcs
thesis.namePh.D.cs

Files

Original bundle

Now showing 1 - 5 of 6
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
3.71 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
thesis-1.pdf
Size:
1.39 MB
Format:
Adobe Portable Document Format
Description:
thesis-1.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-661_s1.pdf
Size:
144.08 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-661_s1.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-661_o1.pdf
Size:
234.71 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-661_o1.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-661_o2.pdf
Size:
194.18 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-661_o2.pdf

Collections