Procesní jednotka pro analýzu a editaci síťového provozu v FPGA

but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorMartínek, Tomášcs
dc.contributor.authorPazdera, Jancs
dc.contributor.refereeKořenek, Jancs
dc.date.createdcs
dc.description.abstractTato práce se zabývá návrhem a implementací Procesní jednotky pro analýzu a editaci síťového provozu. Jejím úkolem je analyzovat příchozí síťový tok a provádět editace hlaviček paketů nezbytné pro jejich správné doručení. Navržená architektura má následující vlastnosti. Vychází z konceptu proudových procesorů, který umožňuje paralelní zpracování nezávislých elementů proudu (paketů). Dovoluje použít více proudových klientů pracujících nad stejným proudem, čímž umožňuje provádět několik výpočtů zároveň. Proudoví klienti mohou fungovat buď autonomně, nebo mohou být řízeni programem. Pakety jsou zpracovávány na základě vstupních metadat a po úpravě posílány na výstup. Implementace je provedena v jazyce VHDL. Cílovou technologií je programovatelné hradlové pole (FPGA).cs
dc.description.abstractThis paper deals with the design and implementation of the Processing Unit for Analysis and Modification of Network Traffic. The proposed unit is intended to analyse an incoming network traffic and perform packet header editations to provide the proper packet delivery. The designed architecture has the following characteristics. It is based on the stream processor concept which allows to process independent stream elements (i.e. packets) in parallel. Multiply stream clients can be used to process the same stream data concurrently. The stream clients can be driven either autonomously or by program. The packets are processed according to the incoming metadata and transmited to the output. The Processing Unit has been implemented in VHDL language. The target technology is Field Programmable Gate Array (FPGA).en
dc.description.markAcs
dc.identifier.citationPAZDERA, J. Procesní jednotka pro analýzu a editaci síťového provozu v FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. .cs
dc.identifier.other15275cs
dc.identifier.urihttp://hdl.handle.net/11012/187562
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectProudový procesorcs
dc.subjectLiberoutercs
dc.subjectEthernetcs
dc.subjectIPv4cs
dc.subjectIPv6cs
dc.subjectFPGAcs
dc.subjectVHDLcs
dc.subjectStream processoren
dc.subjectLiberouteren
dc.subjectEtherneten
dc.subjectIPv4en
dc.subjectIPv6en
dc.subjectFPGAen
dc.subjectVHDLen
dc.titleProcesní jednotka pro analýzu a editaci síťového provozu v FPGAcs
dc.title.alternativeProcessing Unit for Analysis and Modification of Network Trafficen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.modified2020-05-09-23:39:49cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid15275en
sync.item.dbtypeZPen
sync.item.insts2025.03.26 14:42:45en
sync.item.modts2025.01.15 15:56:39en
thesis.disciplinePočítačové systémy a sítěcs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
900.96 KB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_15275.html
Size:
1.46 KB
Format:
Hypertext Markup Language
Description:
file review_15275.html
Collections