Návrh Rail-to-Rail operačního zesilovače v technologii CMOS

but.committeeprof. Ing. Jaromír Brzobohatý, CSc. (předseda) doc. Ing. Lukáš Fujcik, Ph.D. (místopředseda) RNDr. Ladislav Mareček, CSc. (člen) Ing. Jan Prášek, Ph.D. (člen) Ing. Jiří Starý, Ph.D. (člen)cs
but.defenceStudent seznámil zkušební komisi s řešením své bakalářské práce a zodpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise. Co to je kaskoda za zapojení? Student odpovídá. Jaká je výhoda fázové bezpečnosti? Student odpovídá. Co je “divného“ na průběhu fázové křivky? Student odpovídá.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorProkop, Romancs
dc.contributor.authorCvešper, Stanislavcs
dc.contributor.refereeKledrowetz, Vilémcs
dc.date.accessioned2016-05-30T10:53:26Z
dc.date.available2016-05-30T10:53:26Z
dc.date.created2016cs
dc.description.abstractPráce se zabývá návrhem rail-to-rail operačního zesilovače ve třídě AB v technologii CMOS I3T25. Práce začíná úvodem do CMOS tranzistorů, následuje rozbor struktur operačního zesilovače, jeho návrh a simulace v návrhovém prostředí Cadence, popsány jsou také různé metody pro minimalizaci napěťové symetrie. Hlavním cílem práce je dosažení rail-to-rail vstupního i výstupního rozsahu operačního zesilovače pracujícího ve třídě AB, s minimální napěťovou nesymetrií, včetně návrhu topologie navrženého obvodu.cs
dc.description.abstractThis thesis deals with design of rail-to-rail class AB operational amplifier in CMOS technology I3T25. Starting with a short introduction to CMOS transistors, following with description of operational amplifier, structures of operational amplifier, its design and simulation in software Cadence, with added description of techniques for minimalizing input offset voltage. Main goal is to design a rail-to-rail input common mode range operational amplifier with minimal input offset voltage with layout included.en
dc.description.markBcs
dc.identifier.citationCVEŠPER, S. Návrh Rail-to-Rail operačního zesilovače v technologii CMOS [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016.cs
dc.identifier.other94114cs
dc.identifier.urihttp://hdl.handle.net/11012/60541
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectCMOScs
dc.subjectCadencecs
dc.subjectRail-to-Railcs
dc.subjectOperační zesilovačcs
dc.subjectnapěťová nesymetriecs
dc.subjecttřída ABcs
dc.subjectCMOSen
dc.subjectCadenceen
dc.subjectRail-to-Railen
dc.subjectOperational amplifieren
dc.subjectoffset voltageen
dc.subjectAB classen
dc.titleNávrh Rail-to-Rail operačního zesilovače v technologii CMOScs
dc.title.alternativeDesign of the Rail-to-Rail operational amplifier in CMOSen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2016-06-14cs
dcterms.extent2.80 MBcs
dcterms.mediumapplication/pdfen
dcterms.modified2016-06-16-11:03:32cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid94114en
sync.item.dbtypeZPen
sync.item.insts2021.11.12 13:58:11en
sync.item.modts2021.11.12 13:37:03en
thesis.disciplineMikroelektronika a technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.8 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.rar
Size:
9.54 MB
Format:
Unknown data format
Description:
appendix-1.rar
Loading...
Thumbnail Image
Name:
review_94114.html
Size:
6.65 KB
Format:
Hypertext Markup Language
Description:
review_94114.html
Collections